Обнаружение ошибок, исправление ошибок, контроль: ..обнаружение и исправление ошибок в данных с помощью избыточности аппаратуры – G06F 11/16

МПКРаздел GG06G06FG06F 11/00G06F 11/16
Раздел G ФИЗИКА
G06 Вычисление; счет
G06F Обработка цифровых данных с помощью электрических устройств
G06F 11/00 Обнаружение ошибок, исправление ошибок; контроль
G06F 11/16 ..обнаружение и исправление ошибок в данных с помощью избыточности аппаратуры

Патенты в данной категории

ПАССАЖИРСКИЙ САМОЛЕТ С СИСТЕМОЙ УПРАВЛЕНИЯ ОБЩЕСАМОЛЕТНЫМ ОБОРУДОВАНИЕМ И САМОЛЕТНЫМИ СИСТЕМАМИ

Изобретение относится к оборудованию летательного аппарата. Пассажирский самолет содержит двухконтурную систему управления общесамолетным оборудованием и самолетными системами, включающую основные и резервные блоки вычислителей-концентраторов, блоки преобразования сигналов, блоки коммутации и защиты постоянного и переменного электрического тока, взаимодействующие с общесамолетным оборудованием и самолетными системами по каналам информационного обмена. В каждом из блоков установлены попарно идентичные основные каналы (А) и резервные каналы (Б), снабженные средствами контроля работоспособности, обнаружения и отключения неисправного канала и подключения исправного канала. В системе управления реализовано четырехкратное резервирование выполнения основных функций. Изобретение направлено на обеспечение высокой надежности и безопасности полета. 5 з.п. ф-лы, 1 ил.

2529248
патент выдан:
опубликован: 27.09.2014
УСТРОЙСТВО ОБНАРУЖЕНИЯ И КОРРЕКЦИИ ОШИБОК В ПАРАЛЛЕЛЬНОЙ МАГИСТРАЛИ

Данное изобретение относится к вычислительной технике и автоматике. Технический результат заключается в повышении быстродействия и надежности при передаче цифровой информации через параллельную магистраль. Технический результат достигается за счет устройства, которое реализует приемную часть способа исправления информации на параллельной магистрали путем тройной записи, в котором первая передача осуществляется без изменений, вторая в инверсном коде, третья со смещением на n/2 бит (где n - число разрядов передаваемой информации) влево (вправо) с обратным восстановлением на приемной стороне, а именно: первая посылка остается без изменений, вторая посылка инвертируется, третья циклически смещается на n/2 бит вправо (влево), с последующим мажорированием информации. В устройство содержащее первый, второй и третий n-разрядные параллельные регистры с входом «запись», группу элементов «НЕ» (n элементов «НЕ»), блок мажоритарной логики, информационные входы регистров поразрядно объединены и являются информационным входом устройства, выходы второго регистра соединены с входами группы элементов «НЕ», введены n элементов «исключающее ИЛИ», первая и вторая группа элементов «И», элемент задержки, блок мажоритарной логики выполнен на n мажоритарных элементах. 1 ил.

2524854
патент выдан:
опубликован: 10.08.2014
СПОСОБ ФУНКЦИОНАЛЬНОГО КОНТРОЛЯ И РЕЗЕРВИРОВАНИЯ ПЛАТ ИЗМЕРИТЕЛЬНОГО КАНАЛА УГЛОВОЙ СКОРОСТИ КОСМИЧЕСКОГО АППАРАТА И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ

Изобретение относится к области систем функционального резервирования электронных плат, а именно к резервированию плат измерительного канала космического аппарата. Отличием способа функционального резервирования измерительного канала является то, что определяют сигналы приращений каждого из четырех резервированных сигналов за определенный временной интервал, формируют из них для каждого из трех резервированных измеренных сигналов угловой скорости сигнал «медианы», из сигнала каждой «медианы» вычитают один из соответствующих резервированных сигналов приращений и при превышении каждой из полученных разностей первого порогового сигнала формируют сигнал недостоверности этого сигнала, а при превышении сигналами «медианы» второго порогового сигнала формируют сигнал недостоверности сигнала «медианы». Устройство, реализующее способ резервирования, отличается тем, что оно содержит блоки ограничения сигнала медианы, формирователи сигнала недостоверности, выходы всех реверсивных счетчиков через соответствующие формирователи сигнала недостоверности подключены к соответствующим выходам устройства, вторые входы первого, второго, третьего и четвертого формирователей сигнала недостоверности соединены соответственно с первым, вторым, третьим и четвертым входами устройства и входами соответственно первого, второго, третьего и четвертого блока ограничения сигнала «медианы». При этом формирователи сигнала недостоверности выполнены идентичными в виде последовательно соединенных первого сумматора, второго сумматора и нелинейного блока, выход реверсивного счетчика соединен непосредственно через блок задержки соответственно с первым и вторым входами первого сумматора, первый и второй входы второго сумматора подключены соответственно ко второму выходу и второму входу формирователя сигнала недостоверности. Технический результат от использования предложенного технического решения (способа и устройства) заключается в повышении надежности функционирования измерительного канала угловой скорости космического аппарата. 2 н. и 1 з.п. ф-лы, 4 ил.

2490697
патент выдан:
опубликован: 20.08.2013
ПАРАЛЛЕЛЬНАЯ ВЫЧИСЛИТЕЛЬНАЯ СИСТЕМА С ПРОГРАММИРУЕМОЙ АРХИТЕКТУРОЙ

Изобретение относится к области вычислительной техники и может использоваться в высокопроизводительных системах обработки больших массивов данных, передаваемых по высокоскоростным каналам передачи (приема), в том числе и в режиме реального времени. Технический результат - повышение быстродействия. Параллельная вычислительная система с программируемой архитектурой (далее по тексту ПВС), содержащая первый, второй, третий и четвертый микропроцессоры, ОЗУ, ПЗУ, первая и вторая группы входов ПВС соединены с первой группой входов системного контроллера и первыми группами входов первого, второго, третьего и четвертого микропроцессоров, отличающаяся тем, что в ПВС дополнительно введены второе, третье и четвертое ПЗУ, второе, третье и четвертое, пятое и шестое ОЗУ, системный контроллер, первый, второй, третий и четвертый приемо-передатчики LVDS, первый, второй, третий и четвертый приемопередатчики Fibre channal TLK 1201, контроллер LINK Fibre channal, генератор на 106,25 МГц, генератор на 10 МГц, генератор на 40 МГц, узел сброса по питанию, контроллер LINK MKO, первый и второй приемопередатчики МКО HI-1574, первый LINK коммутатор, второй LINK коммутатор и соответствующие связи между узлами ПВС. 16 з.п. ф-лы, 57 ил.

2486581
патент выдан:
опубликован: 27.06.2013
СПОСОБ И УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТОСПОСОБНОСТИ БЛОКА УПРАВЛЕНИЯ ДВИГАТЕЛЕМ ВНУТРЕННЕГО СГОРАНИЯ

Использование: в области автоматизации и управления. Технический результат - повышение точности и надежности обнаружения неисправностей. Способ заключается в том, что в нескольких исполнительных блоках (2А, 2В) системы в режиме (VM) сравнения выполняют с избыточностью одну и ту же программу контроля, представляющую собой программу контроля развиваемого двигателем крутящего момента, и для распознавания сбоя или неисправности сигналы, выдаваемые этими исполнительными блоками (2А, 2В) при выполнении программы контроля, сравнивают друг с другом, причем после завершения выполнения программы контроля систему переключают в режим (РМ) повышенной производительности, в котором исполнительные блоки (2А, 2В) выполняют различные программы, причем программы, выполняемые в режиме (РМ) повышенной производительности, осуществляют управление двигателем. 2 н. и 6 з.п. ф-лы, 5 ил.

2453903
патент выдан:
опубликован: 20.06.2012
СИСТЕМА УПРАВЛЕНИЯ И КОММУНИКАЦИИ, ВКЛЮЧАЮЩАЯ В СЕБЯ БЛОК ТЕХНИЧЕСКОЙ ПОДДЕРЖКИ

Изобретение относится к области систем управления и коммуникации. Техническим результатом является обеспечение системы управления и коммуникации равноправных узлов и способа автоматизированной коммуникации равноправных узлов в системе управления и коммуникации, посредством которых риск отказов в коммуникации равноправных узлов снижен. Система управления и коммуникации, содержащая ряд блоков автоматизации, каждый из которых приспособлен для обработки сигналов в соответствующих планах функций внутри блока автоматизации, и которые связаны на одном и том же уровне с общей коммуникационной шиной для обеспечения коммуникации равноправных узлов между блоками автоматизации, и дополнительно содержащая блок технической поддержки, соединенный с коммуникационной шиной и приспособленный для предоставления функций, позволяющих, по меньшей мере, одному блоку автоматизации выполнять обмен сигналами к плану функций, который относится к другому блоку автоматизации. 5 н. и 20 з.п. ф-лы, 4 ил.

2425408
патент выдан:
опубликован: 27.07.2011
УСТРОЙСТВО ХРАНЕНИЯ ИНФОРМАЦИИ ПОВЫШЕННОЙ ДОСТОВЕРНОСТИ ФУНКЦИОНИРОВАНИЯ

Изобретение относится к вычислительной технике и может быть использовано для контроля достоверности функционирования устройств хранения и передачи информации. Техническим результатом является повышение достоверности функционирования устройств хранения и передачи информации при обеспечении возможности обнаружения одиночных (нечетных) и двойных (четных) ошибок при минимальных временных и аппаратурных затратах. Это достигается кодированием исходной двоичной информации на основе организации независимых проверок и за счет введения блока кодирования, блока выявления ошибки, первого блока элементов И, второго блока элементов И, элемента И, первого блока элементов ИЛИ, элемента 4 ИЛИ. 1 ил., 2 табл.

2421786
патент выдан:
опубликован: 20.06.2011
СИСТЕМА СБОРА И ОБРАБОТКИ ИНФОРМАЦИИ ДЛЯ ИНТЕГРИРОВАННОЙ СИСТЕМЫ БЕЗОПАСНОСТИ ОБЪЕКТА

Изобретение относится к системам сбора и обработки информации для интегрированных систем безопасности объекта. Техническим результатом является обеспечение того, что одиночный отказ сервера, компьютера автоматизированного рабочего места, компонента компьютерной сети, управляющего компьютера, многопортового устройства или преобразователя интерфейса не скажется на работе системы, при отказе приемопередающего устройства, или обрыве линии связи с периферийным устройством происходит потеря связи только с одним периферийным устройством. Система сбора и обработки информации для интегрированных систем безопасности объекта содержит управляющие компьютеры, компьютеры автоматизированных рабочих мест и серверы, объединенные компьютерной сетью Ethernet. Управляющие компьютеры снабжены многопортовыми устройствами, одноименные порты которых попарно подсоединены через преобразователи интерфейса к группам приемопередатчиков, связанных с преобразователями интерфейса. Приемопередатчики соединены линиями связи с периферийными устройствами. 8 з.п. ф-лы, 2 ил.

2413293
патент выдан:
опубликован: 27.02.2011
СПОСОБ И УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ДАННЫХ В ВЫЧИСЛИТЕЛЬНОЙ СИСТЕМЕ, ВКЛЮЧАЮЩЕЙ В СЕБЯ ПО МЕНЬШЕЙ МЕРЕ ДВА ИСПОЛНИТЕЛЬНЫХ БЛОКА

Изобретения относятся к способу и устройству для сравнения данных в вычислительной системе, включающей в себя, по меньшей мере, два исполнительных блока. Техническим результатом является повышение безопасности работы вычислительной системы, использующей различные исполнительные блоки и различное программное обеспечение. Устройство для сравнения данных в вычислительной системе содержит, по меньшей мере, два исполнительных блока и компаратор, причем сравнение данных осуществляется в компараторе, а каждый исполнительный блок обрабатывает входные данные и генерирует выходные данные, при этом исполнительный блок выполнен с возможностью сообщать компаратору о необходимости сравнения следующего элемента выходных данных с элементом выходных данных, по меньшей мере, второго исполнительного блока, после чего происходит сравнение этих, по меньшей мере, двух элементов выходных данных. 3 н. и 8 з.п. ф-лы, 3 ил.

2411570
патент выдан:
опубликован: 10.02.2011
СПОСОБ И УСТРОЙСТВО ПОВЫШЕНИЯ УРОВНЯ ЭКСПЛУАТАЦИОННОЙ НАДЕЖНОСТИ УСТРОЙСТВ ЖЕЛЕЗНОДОРОЖНОЙ АВТОМАТИКИ С ЗАЩИТОЙ ОТ ОПАСНЫХ ОТКАЗОВ

Группа изобретений относится к области железнодорожной автоматики, в частности к устройствам интервального регулирования движения поездов и обеспечения безопасности движения, а также может быть использована в системах управления и информационного обеспечения, относящихся к железнодорожному транспорту. Способ повышения уровня эксплуатационной надежности микропроцессорных систем железнодорожной автоматики с защитой от опасных отказов заключается в обработке данных с помощью микропроцессорных вычислителей с последующим избиранием обработанных вычислителями данных по мажоритарному принципу, по меньшей мере, «2 из 3». При отказе какого-либо из блоков мажоритарного избирания блок переводят в состояние защитного отключения. При отказе микропроцессорного вычислителя его переводят в состояние защитного отключения с последующей реконфигурацией мажоритарного избирания в соответствии с числом оставшихся исправных микропроцессорных вычислителей. Устройство содержит, по большей мере, четыре функциональных микропроцессорных вычислителя (1-4), два блока мажоритарного избирания (5) и (6), исполнительный элемент (7), оснащенный дополнительно датчиками, дающими информацию об управляющем сигнале. Выход каждого микропроцессорного вычислителя подключен к параллельно соединенным одноименным входам блоков мажоритарного избирания посредством шин Ш1-Ш4. Блоки мажоритарного избирания объединены между собой шиной Ш5, а также с исполнительным элементом, соответственно, шинами Ш6 и Ш7 для функций ввода/вывода управляющего воздействия. Техническим результатом является повышение уровня эксплуатационной надежности микропроцессорных систем железнодорожной автоматики. 2 н. и 2 з.п. ф-лы, 1 ил.

2398697
патент выдан:
опубликован: 10.09.2010
ТРЕХКАНАЛЬНАЯ РЕЗЕРВИРОВАННАЯ УПРАВЛЯЮЩАЯ СИСТЕМА

Изобретение относится к области вычислительной техники и может использоваться при построении высоконадежных вычислительных управляющих систем, предназначенных для приема информации от абонентов, обработку принятой информации и выдачу результирующей информации абоненту. Техническим результатом изобретения является обеспечение возможности мажорирования двунаправленных сигналов и введение диагностики с управлением при помощи входных сигналов на срабатывание при рассогласовании входного и выходного сигнала в течение различного количества периодов тактовой частоты системы и по различному фронту управляющих сигналов и расширение функциональных возможностей. Такой результат достигается за счет введения в управляющую систему мультиплексного канала обмена, обеспечивающего обмен информацией с внешними устройствами по дублированной линии передачи информации в соответствии с ГОСТ Р 52070-2003. 1 з.п. ф-лы, 8 ил.

2387000
патент выдан:
опубликован: 20.04.2010
УМЕНЬШЕНИЕ ЧАСТОТЫ ПОЯВЛЕНИЯ НЕКОРРЕКТИРУЕМЫХ ОШИБОК В СИСТЕМЕ ДВУХМОДУЛЬНОЙ ИЗБЫТОЧНОСТИ В ЖЕСТКОЙ КОНФИГУРАЦИИ

Изобретения относятся к области обработки данных. Техническим результатом является уменьшение частоты появления некорректируемых ошибок в системе двухмодульной избыточности в жесткой конфигурации. В одном варианте осуществления устройство включает в себя два процессорных ядра, микроустройство контроля, которое обнаруживает, совпадает ли значение от структуры в одном ядре со значением от соответствующей структуры в другом ядре, глобальное устройство контроля, которое обнаруживает ошибки в жесткой конфигурации между двумя ядрами, и логическое устройство сбоя, которое вызывает повторную синхронизацию двух ядер, если существует сбой в жесткой конфигурации и микроустройство контроля обнаружило несовпадение. 3 н. и 16 з.п. ф-лы, 6 ил.

2385484
патент выдан:
опубликован: 27.03.2010
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ВРЕМЕННЫХ РАССОГЛАСОВАНИЙ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ

Изобретение относится к вычислительной технике и может быть использовано в цифровых автоматических системах. Технический результат заключается в расширении функциональных возможностей устройства контроля за счет обеспечения возможности количественного измерения степени временного рассогласования между импульсами. Устройство содержит формирователи (1-4) импульсов, элементы И (5-7), элементы ИЛИ (8 и 9), элементы задержки (10-12), RS-триггеры (13 и 14), генератор (15) эталонной частоты, счетчик (16) импульсов, регистр (17) памяти, вход (18) первой контролируемой импульсной последовательности и вход (19) второй контролируемой импульсной последовательности. Вновь введенные элементы И (7), элементы задержки (10-12), RS-триггеры (13 и 14), генератор (15), счетчик (16) импульсов и регистр (17) обеспечивают достижение результата. 2 ил.

2363093
патент выдан:
опубликован: 27.07.2009
СПОСОБ И УСТРОЙСТВО ДЛЯ ОБРАБОТКИ ОПЕРАНДОВ В ПРОЦЕССОРЕ

Изобретения относятся к процессорам многоядерной архитектуры. Техническим результатом является расширение функциональных возможностей устройства за счет обеспечения функционирования процессора в комбинированном режиме. Устройство содержит, по меньшей мере, два исполнительных блока, выполненных в виде арифметико-логических устройств (АЛУ А, АЛУ Б), работающих на заданной тактовой частоте, блок управления, связанный с арифметико-логическими устройствами и с дополнительными блоками подачи операндов и взаимодействующий с блоками подачи операндов таким образом, чтобы при работе в первом режиме подавать в два арифметико-логических устройства одинаковые операнды, а при работе во втором режиме подавать в два арифметико-логических устройства разные операнды, причем блок управления выполнен с возможностью управления обоими арифметико-логическими устройствами при обработке операндов в первом режиме посредством одинаковых управляющих сигналов, а при обработке операндов во втором режиме - посредством разных управляющих сигналов, и переключающий процессор между первым и вторым режимами работы. 2 н. и 18 з.п. ф-лы, 5 ил.

2360280
патент выдан:
опубликован: 27.06.2009
СПОСОБ УПРАВЛЕНИЯ МНОЖЕСТВОМ СОСТОЯНИЙ ФАЙЛА ДЛЯ ДУБЛИРОВАННЫХ ФАЙЛОВ

Изобретение относится к области обработки файлов, в частности раскрывает сервер с видоизмененной операцией открытия файла. Технический результат, заключающийся в обеспечении усовершенствованного разрешения конфликтных ситуаций для пользователя, достигается за счет использования трех копий дублируемого файла. Открытие файла пользователем с использованием видоизмененной операцией открытия обеспечивает первоначальное открытие файла без захвата файла. Когда пользователь указывает (явно или неявно), что он предпринимает попытку или намеревается открыть файл, то в этом случае может быть осуществлен захват файла для его редактирования. Таким образом, когда пользователь выдает запрос на получение файла, то заданным по умолчанию действием является такое открытие файла, при котором доступ к этому файлу для других пользователей не запрещен. Затем, если пользователь указывает, что он намеревается выполнить редактирование, то осуществляют захват этого файла. 3 н. и 22 з.п. ф-лы, 5 ил.

2344468
патент выдан:
опубликован: 20.01.2009
СПОСОБЫ СОХРАНЕНИЯ ДАННЫХ В ЭНЕРГОНЕЗАВИСИМЫХ ЗАПОМИНАЮЩИХ УСТРОЙСТВАХ

Изобретение относится к способам сохранения данных в энергонезависимой ферроэлектрической памяти с произвольной выборкой. Техническим результатом является возможность поддержания целостности хранящихся данных. Каждый из способов заключается в том, что записывают множество идентичных копий данных в множество зон памяти, производят считывание всей первой управляющей линии, содержащей, по меньшей мере, первую копию из множества идентичных копий данных, повторно записывают в ту же управляющую линию считанные данные, переносят считанные данные в логический контур управления памятью, производят считывание всей следующей управляющей линии, содержащей, по меньшей мере, следующую копию из множества идентичных копий указанных данных, повторно записывают данные в ту управляющую линию, с которой они были считаны, переносят эти данные в логический контур управления памятью, операции повторяют до тех пор, пока все идентичные копии данных не будут перенесены в логический контур управления памятью, выявляют ошибки в двоичном разряде, в случае обнаружения ошибок скорректированные данные повторно записывают в те зоны памяти, в которых были выявлены эти ошибки. 2 н. и 2 з.п. ф-лы, 8 ил.

2278426
патент выдан:
опубликован: 20.06.2006
РЕЗЕРВИРОВАННАЯ ДВУХПРОЦЕССОРНАЯ ВЫЧИСЛИТЕЛЬНАЯ СИСТЕМА

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительно-управляющих систем. Техническим результатом является повышение надежности системы. Устройство содержит схему сравнения, два системных генератора, две схемы начальной установки, два идентичных канала, каждый из которых состоит из процессора, коммутатора, схемы ИЛИ, счетчика сбоев, импульсного генератора, временного анализатора исправности, триггера, схемы ИЛИ-НЕ, выходы коммутаторов обоих каналов объединены и являются выходом устройства. 8 ил.

2264648
патент выдан:
опубликован: 20.11.2005
СИСТЕМА УПРАВЛЕНИЯ ПРИВОДАМИ В САМОЛЕТЕ

Изобретение относится к устройству и способу выработки команд управления приводами самолета. Технический результат заключается в повышении надежности управления приводами самолета. Система содержит компьютер, размещенный в каждом соответствующем локальном приводе и образующий вместе с приводом сервоузел, причем компьютер принимает входные сигналы через шину данных, посредством чего в каждом сервоузле вычисляет команды управления локальным приводом на основании одного или большего количества наборов принципов управления в зависимости от принятых параметров, а также вычисляет команды управления по меньшей мере для одного дополнительного привода в другом сервоузле, причем результат выбора команд управления используется в качестве команды управления приводом локально в каждом сервоузле в зависимости от результата сравнения между командами управления, рассчитанными локально в сервоузле, и командой управления, рассчитанной для привода по меньшей мере в одном другом сервоузле. 13 з. п. ф-лы, 3 ил.

2237276
патент выдан:
опубликован: 27.09.2004
УСТРОЙСТВО ВЫБОРА СИГНАЛОВ

Предлагаемое изобретение относится к электронной технике и может быть использовано при построении высоконадежных резервированных устройств и систем. Техническим результатом является повышение надежности устройства. Для этого устройство включает три усилителя, три компаратора, шифратор, пять мультиплексоров, два пороговых устройства и два интегратора. 1 табл., 1 ил.
2208246
патент выдан:
опубликован: 10.07.2003
СИСТЕМНЫЙ КОНТРОЛЛЕР

Изобретение относится к системным контроллерам. Техническим результатом является расширение возможностей адресации процессора в системе контроля и управления различными объектами промышленности в составе микропроцессорных вычислительных комплексов. Системный контроллер содержит блок управления шиной VME, блок управления локальной шиной процессора, блок регистров, блок управления приемниками/передатчиками адреса и данных, блок управления прерываниями процессора, линии управления шины VME, линии управления локальной шины процессора, линии адреса и данных системного контроллера, линии управления приемниками/передатчиками адреса и данных, линии прерываний процессора, блок формирования адреса шины VME, входы которого подсоединены к выходам блока регистров, а выходы - к входам блока управления шиной VME и дешифратора адреса процессора, входы которого подключены к линиям адреса процессора, а входы/выходы - к входам/выходам блока управления локальной шиной процессора и к входам/выходам блока формирования адреса шины VME. 2 ил.
2124751
патент выдан:
опубликован: 10.01.1999
СИСТЕМНЫЙ КОНТРОЛЛЕР

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики. Системный контроллер содержит блок управления шиной VМЕ, блок управления локальной шиной, блок регистров, блок управления приемниками/передатчиками адреса и данных, блок управления прерываниями процессора, линии управления шиной V МЕ, линии управления локальной шиной процессора, линии адреса и данных системного контроллера, линии управления приемниками/передатчиками адреса и данных, линии прерывания процессора, блок коррекции, блок сторожевых таймеров, дешифратор специальных циклов процессора. 2 ил.
2110834
патент выдан:
опубликован: 10.05.1998
УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ДВУМЕРНОЙ СВЕРТКИ

Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных системах для вычисления двумерной свертки. Цель изобретения сокращение аппаратурных затрат, повышение надежности за счет организации контроля и резервирования и расширение функциональных возможностей за счет решения задач различных размерностей. Поставленная цель достигается тем, что конвейерное устройство для обработки информации содержит L блоков обработки, где L Q + R, Q - порядок решаемой задачи, R число резервных блоков, два блока суммирования, L сумматоров, L 1 регистров, группу из L узлов сравнения, узел сравнения, L групп элементов ИЛИ, L групп элементов И, элемент ИЛИ НЕ и элемент ИЛИ. 2 з. п. ф-лы, 3 ил. 6 табл.
2049353
патент выдан:
опубликован: 27.11.1995
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ВРЕМЕННЫХ РАССОГЛАСОВАНИЙ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ

Изобретение относится к вычислительной технике и может быть использовано в цифровых автоматических системах, в частности для контроля накопителей на магнитной ленте. Цель изобретения - упрощение и повышение надежности устройства. Устройство содержит формирователи импульсов, элементы ИЛИ, счетный триггер, элементы И, входы первой и второй контролируемых импульсных последовательностей, выходы признаков отставания первой и второй контролируемых последовательностей и выход признака полупериодного временного сдвига контролируемых последовательностей. 2 ил.
2024926
патент выдан:
опубликован: 15.12.1994
СИГНАТУРНЫЙ АНАЛИЗАТОР

Изобретение относится к вычислительной технике и позволяет расширить функциональные возможности анализатора за счет определения номера искаженного участка входной последовательности и характера искажений: четнократные, нечетнократные, ошибки перехода в третье состояние, а также определения факта возникновения искажений непосредственно в процессе формирования сигнатуры. Анализатор содержит формирователь 1 временных сигналов, два компаратора 2, 3, два формирователя 4, 5, два элемента НЕ 6, 7, три элемента И 8, 9, 10, элемент ИЛИ 11. В него введены сдвиговый регистр 16, два блока 17, 18 контроля четности, блок 19 управления, три блока 20, 21, 22 памяти, блок 23 обнаружения третьего состояния, два триггера 24, 25, элемент ИЛИ - НЕ 26. 2 з. п.ф-лы, 2 табл., 9 ил.
2017209
патент выдан:
опубликован: 30.07.1994
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ

Изобретение относится к технике обработки цифровых данных, в частности к устройствам для обнаружения ошибок, и может найти применение в цифровых системах передачи. Целью изобретения является повышение точности обнаружения ошибок. Устройство содержит три триггера, девять элементов И -НЕ, пять элементов НЕ, интегрирующий элемент. 1 ил.
2010314
патент выдан:
опубликован: 30.03.1994
Наверх