устройство для управления реконфигурацией резервированного вычислительного управляющего комплекса

Классы МПК:G06F11/20 с использованием маскирования сбоев с помощью замещения, например выключения сбойных элементов или переключения на резервные элементы
Автор(ы):, ,
Патентообладатель(и):Государственный научно-исследовательский и конструкторский институт систем контроля и управления "Система"
Приоритеты:
подача заявки:
1994-03-23
публикация патента:

1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕКОНФИГУРАЦИЕЙ РЕЗЕРВИРОВАННОГО ВЫЧИСЛИТЕЛЬНОГО УПРАВЛЯЮЩЕГО КОМПЛЕКСА, состоящего из основной и резервной электронно-вычислительных машин, содержащее первый и второй триггеры, первый и второй элементы И, генератор импульсов, коммутатор и шину входа запросов абонентов, связанную с одноименными входами основной и резервной электронно-вычислительных машин, отличающееся тем, что в него введены первый и второй узлы сопряжения, первый и второй счетчики, узел начальной установки, пульт ручного управления, одновибратор, элемент ИЛИ и третий триггер, первый и второй информационные входы коммутатора являются соответствующими информационными входами устройства, служащими для подключения шины управляющих воздействий соответственно, основной и резервной электронно-вычислительных машин, первые выходы и первые входы первого и второго узлов сопряжения являются соответствующими информационными выходами и входами устройства, служащими для подключения входа и выхода последовательного информационного канала соответственно, основной и резервной электронно-вычислительных машин, вторые (инверсные) выходы первого и второго узлов сопряжения подключены к входам сброса соответственно первого и второго триггеров, третьи (прямые) выходы первого и второго узлов сопряжения соединены с входами сброса соответственно, первого и второго счетчиков, а вторые входы первого и второго узлов сопряжения подключены соответственно к прямому и инверсному выходам третьего триггера, соединенного входом единичной установки с выходом первого элемента И и с первым управляющим входом коммутатора, а входом установки нулевого состояния - с выходом второго элемента И и с вторым управляющим входом коммутатора, выход одновибратора подключен к первому входу первого элемента И, связанного вторым входом с инверсным выходом второго триггера, инверсный выход переноса первого счетчика подключен к входу установки в единичное состояние первого триггера, соединенного инверсным выходом с первым входом второго элемента И, а прямым выходом - с первым входом элемента ИЛИ, подключенного выходом к входу одновибратора, а вторым входом - к первому выходу пульта ручного управления, связанного вторым выходом с вторым входом второго элемента И, выход генератора импульсов подключен к счетным входам первого и второго счетчиков, соединенных установочными входами с выходом узла начальной установки, инверсный выход переноса второго счетчика подключен к входу установки в единичное состояние второго триггера, выход коммутатора является выходом управляющих воздействий устройства.

2. Устройство по п. 1, отличающееся тем, что каждый узел сопряжения включает два оптрона, четыре резистора, диод и одновибратор, первые выводы первого и второго резисторов объединены и являются положительным полюсом первого входа узла, катод светодиода первого оптрона, анод диода и второй вывод первого резистора объединены и являются отрицательным полюсом первого входа узла, второй вывод второго резистора подключен к катоду диода и к аноду светодиода первого оптрона, коллектор которого объединен с первым выводом третьего резистора, с входом одновибратора и является третьим выходом узла, выход одновибратора является вторым инверсным выходом узла, второй вывод третьего резистора объединен с первым выводом четвертого резистора и является шиной питания узла, второй вывод четвертого резистора подключен к аноду светодиода второго оптрона, катод светодиода которого является вторым входом узла, коллектор и эмиттер второго оптрона являются соответственно положительным и отрицательным полюсами первого выхода узла, эмиттер первого оптрона соединен с шиной нулевого потенциала узла.

3. Устройство по п.1, отличающееся тем, что коммутатор включает в себя первый и второй входные усилители, входы которых являются соответственно первым и вторым управляющими входами коммутатора, выходы первого и второго входных усилителей подключены к первым выводам обмоток соответственно первого и второго управляющих реле, а вторые выводы обмоток подключены к шине питания, первые выводы обмоток первого и второго исполнительных механизмов являются соответственно первым и вторым информационными входами коммутатора, а вторые выводы связаны с выводом положительного потенциала соответственно первого и второго источников питания, подключенных выводами нулевого потенциала через соответственно первые и вторые замыкающие контакты первого и второго управляющих реле к шине нулевого потенциала коммутатора, первые и вторые выводы замыкающих контактов исполнительных механизмов объединены и являются соответственно первым и вторым полюсовыми выводами шины управляющих воздействий коммутатора.

Описание изобретения к патенту

Класс G06F11/20 с использованием маскирования сбоев с помощью замещения, например выключения сбойных элементов или переключения на резервные элементы

резервированная многоканальная вычислительная система -  патент 2527191 (27.08.2014)
автоматизированная система управления боевого корабля с повышенной живучестью -  патент 2510961 (10.04.2014)
система автоматизации и способ управления системой автоматизации -  патент 2510932 (10.04.2014)
распределенное хранение восстанавливаемых данных -  патент 2501072 (10.12.2013)
способ и устройство защиты данных -  патент 2488876 (27.07.2013)
устройство резервирования -  патент 2481619 (10.05.2013)
резервированная двухпроцессорная вычислительная система -  патент 2460121 (27.08.2012)
отказоустойчивая вычислительная система с аппаратно-программной реализацией функций отказоустойчивости и динамической реконфигурации -  патент 2455681 (10.07.2012)
устройство для контроля и резервирования информационной системы -  патент 2453079 (10.06.2012)
способ автоматического прерывания задач, находящихся в цикличности -  патент 2438170 (27.12.2011)
Наверх