устройство фиксации временных положений сигналов с флуктуирующими параметрами
Классы МПК: | H03K5/153 устройства, в которых импульсы выдаются в момент времени, соответствующий наличию определенной характеристики входного сигнала или через определенное время после этого момента времени |
Автор(ы): | Кишенский С.Ж., Каменский С.В., Надобных Е.Н., Христенко О.Ю. |
Патентообладатель(и): | Московский институт инженеров гражданской авиации |
Приоритеты: |
подача заявки:
1990-11-05 публикация патента:
27.12.1996 |
Изобретение относится к информационно-измерительной технике и может быть использовано в вычислительной и импульсной технике. Устройство содержит 2 резистивных делителя 1, 10, 1 группу компараторов 2, 1 группу элементов задержки 3, 1 группу элементов 4 4, 1 элемент ИЛИ-НЕ 5, элемент НЕ 6, 1 опорную шину 7, 1 шину входного сигнала 8, 1 выходную шину 9, 2 дополнительных компаратора 11, 12, 2 формирователя импульсов 13, 14, 1 усилитель 15, 1 генератор импульсов 16, 2 триггера 17, 18, 2 дополнительных элемента И 19, 20, 2 счетчика 21, 22, 1 регистр 23, 1 блок памяти 24, 1 дешифратор 25, 1 дополнительный элемент задержки 26, 1 блок сброса 27. 2 з.п. ф-лы, 2 ил.
Рисунок 1, Рисунок 2
Формула изобретения
1. Устройство фиксации временных положений сигналов с флуктуирующими параметрами, содержащее n компараторов, первые входы которых соединены между собой, вторые входы с выходами первого резистивного делителя, n-1 элементов И, выходы которых соединены с соответствующими входами элемента ИЛИ НЕ, выходы которых соединены с соответствующими входами элемента ИЛИ НЕ, выход которого соединен с выходной шиной, n элементов задержки, выходы которых, кроме первого, соединены с первыми входами соответствующих элементов И, прямые выходы всех компараторов, кроме самого старшего по разряду, соединены с входами элементов задержки, вторые входы элементов И соединены с инверсными выходами более старшего по разряду компаратора, прямой выход самого старшего по разряду компаратора через последовательно соединенные элемент задержки и инвертор соединены с соответствующими входами элемента ИЛИ НЕ, входную шину, отличающееся тем, что, с целью расширения области применения за счет возможности дополнительной обработки сигналов, форма которых отлична от прямоугольной, в него введены блок памяти, два счетчика, регистр, усилитель, дополнительный элемент задержки, два дополнительных компаратора, второй резистивный делитель, два формирователя импульсов, генератор импульсов, два триггера, два дополнительных элемента И, дешифратор и блок формирования сигнала сброса, причем выход дополнительного элемента задержки соединен с первыми входами компараторов группы, вход с входной шиной и через усилитель с первыми входами первого и второго дополнительных компараторов, вторые входы которых соединены с выходами второго резистивного делителя, а выходы соединены соответственно с входами первого и второго формирователей импульсов, выход первого из которых соединен с S-входом первого триггера, с синхровходом регистра и с S-входом второго триггера, R-вход которого соединен с выходом второго формирователя импульсов и входом сброса первого счетчика импульсов, выходы которого соединены с информационными входами регистра, выходы которого соединены со старшей группой адресных входом блока памяти, младшая группа адресных входов которого соединены с выходами второго счетчика импульсов и с входами дешифратора, выходы с установленными входами всех элементов задержки группы, управляющие входы которых соединены с выходами дешифратора, последний выход которого соединен с R-входом первого триггера и с входом сброса второго счетчика импульсов, счетный вход которого соединен с выходом первого дополнительного элемента И, первый вход которого соединен с прямым выходом первого триггера, второй вход с тактовыми входами всех элементов задержки группы, с выходом генератора импульсов и с первым входом второго дополнительного элемента И, выход которого соединен со счетным входом первого счетчика импульсов, второй вход с прямым выходом второго триггера. 2. Устройство по п.1, отличающееся тем, что, с целью повышения надежности в работе, в него введен блок сброса, выход которого соединен с входами сброса всех элементов задержки группы, вход с выходом дополнительного элемента задержки. 3. Устройство по п.1, отличающееся тем, что элемент задержки содержит формирователь задержки, элемент И, регистр памяти, мультиплексор, регистр сдвига, D-вход которого соединен с информационным входом элемента задержки, выходы с информационными входами мультиплексора, выход которого соединен с выходом элемента задержки, адресные входы с выходами регистра памяти, информационные входы которого соединены с установочными входами элемента задержки, синхровход с выходом элемента И, первый вход которого через формирователь задержки соединен с тактовым входом элемента задержки и с C-входом регистра сдвига, R-вход которого соединен с входом сброса элемента задержки, второй вход элемента И соединен с управляющим входом элемента задержки.Описание изобретения к патенту
Изобретение относится к информационно-измерительной технике и может быть использовано в вычислительной и импульсной технике. Известно устройство по основному изобретению, содержащее входную шину, группу компараторов, резистивный делитель, группу элементов И, элемент ИЛИ-НЕ, группу элементов задержки, инвертор. Недостатками основного изобретения являются низкая точность фиксации временных положений сигналов при флуктуирующих длительностях фронтов сигналов, а также узкая область применения, так как устройство позволяет работать лишь с сигналами прямоугольной формы. Целью изобретения является расширение области применения за счет возможности дополнительной обработки сигналов, форма которых отлична от прямоугольной. Поставленная цель достигается тем, что в устройство по авт. свид. СССР N 1508341 введены блок памяти, два счетчика, регистр, усилитель, дополнительный элемент задержки, два дополнительных компаратора, второй резистивный делитель, два формирователя импульсов, генератор импульсов, два триггера, два дополнительных элемента И, дешифратор и блок формирования сигналов сброса, причем выход дополнительного элемента задержки соединен с первыми входами компараторов группы, вход с входной шиной и через усилитель с первыми входами первого и второго дополнительных компараторов, вторые входы которых соединены с выходами второго резистивного делителя, а выходы соединены соответственно с входами первого и второго формирователей импульсов, выход первого из которых соединен с S-входом первого триггера, с синхровходом регистра и с R-входом второго триггера, S-вход которого соединен с выходом второго формирователя импульсов и входом сброса первого счетчика импульсов, выходы которого соединены с информационными входами регистра, выходы которого соединены со старшей группой адресных входов блока памяти, младшая группа адресных входов которого соединена с выходами второго счетчика импульсов и со входами дешифратора, выходы с установочными входами всех элементов задержки группы, управляющие входы которых соединены с выходами дешифратора, последний выход которого соединен с входом первого триггера и со входом сброса второго счетчика импульсов, счетный вход которого соединен с выходом первого дополнительного элемента И, первый вход которого соединен с прямым выходом первого триггера, второй вход с тактовыми входами всех элементов задержки группы, с выходом генератора импульсов и с первым входом второго дополнительного элемента И, выход которого соединен со счетным входом первого счетчика импульсов, второй вход с прямым выходом второго триггера. Кроме того, с целью повышения надежности устройства в него введен блок сброса, выход которого соединен с входами сброса всех элементов задержки группы, вход с выходом дополнительного элемента задержки. Кроме того, элемент задержки содержит формирователь задержки, элемент И, регистр памяти, мультиплексор, регистр памяти, мультиплексор, регистр сдвига, D-вход которого соединен с информационным входом элемента задержки, выходы с информационными входами мультиплексора, выход которого соединен с выходом элемента задержки, адресные входы с выходами регистра памяти, информационные входы которого соединены с установочными входами элемента задержки, синхровход с выходом элемента И, первый вход которого через формирователь задержки соединен с тактовым входом элемента задержки и с С-входом регистра сдвига, R-вход которого соединен с входом сброса элемента задержки, второй вход элемента И соединен с управляющим входом элемента задержки. На фиг. 1 приведена структурная схема устройства; на фиг. 2 структурная схема элемента задержки группы. Устройство содержит первый резистивный делитель 1, группу 2 компараторов, группу 3 элементов задержки, группу 4 элементов И, элемент 5 ИЛИ-НЕ, элемент 6 НЕ, опорную 7 шину, шину 8 входного сигнала, выходную шину 9, второй резистивный делитель 10, первый и второй дополнительные компараторы - соответственно 11 и 12, первый и второй формирователи 13 и 14 импульсов, усилитель 15, генератор 16 импульсов, второй и первый триггеры, соответственно, 17 и 18, второй и первый дополнительные элементы И, соответственно, 19 и 20, первый и второй счетчики 21 и 22, регистр 23, блок 24 памяти, дешифратор 25, дополнительный элемент 26 задержки. Устройство может также содержать блок 27 сброса. В устройстве выходы 29 блока 24 соединены с информационными входами блоков 3, выходы 30 соединены с управляющими входами соответствующих блоков 3. Блок 3 (фиг. 2) содержит регистр сдвига 31, регистр 32 памяти, мультиплексор 33, формирователь 34 задержки и элемент 35 И. Блок 27 сброса может содержать последовательно соединенные пороговый элемент и формирователь импульсов. Устройство работает следующим образом. Принцип работы устройства заключается в предварительной оценке длительности фронта входного сигнала и на основе оценки выборе времен задержки блоками 3. Таким образом осуществляется адаптация устройства и его параметров к флуктуациям фронтов входных сигналов. В исходном состоянии блоки 17, 18, 21-23 обнулены. При n компараторов группы 2 в каждые n смежных ячеек блока памяти 24 занесены в виде двоичных кодов значения задержки для каждого элемента 3 задержки, для определенной градации уровня входного сигнала. При этом n 2m, m число младших адресных входов блока памяти 24. Время задержки каждого элемента 3i определяется из соотношения: Tзадi N
Класс H03K5/153 устройства, в которых импульсы выдаются в момент времени, соответствующий наличию определенной характеристики входного сигнала или через определенное время после этого момента времени