многоканальное устройство для снижения уровня шумов
Классы МПК: | H04B1/10 средства для ограничения или подавления шумов и помех в приемнике |
Автор(ы): | Спиридонов В.П. |
Патентообладатель(и): | Спиридонов Валерий Петрович |
Приоритеты: |
подача заявки:
1997-10-15 публикация патента:
20.11.1998 |
Многоканальное устройство для снижения уровня шумов, которое может быть использовано в технике связи и обработке сигналов, содержит блок сумматоров из 0,5 М (М - 1) полусумматоров, первый преобразователь с М входами и одним выходом, второй преобразователь с 0,5 М (М - 1) входами и одним выходом и двухвходовый дискриминатор минимального по модулю мгновенного значения сигналов, выход которого является выходом устройства. С помощью первого преобразователя осуществляется в каждый момент времени выбор из шумовых сигналов, поступающих на его входы с соответствующего выхода блока сумматоров, того сигнала, мгновенное значение которого по модулю минимально. С помощью блока сумматоров формируется 0,5 (М - 1) шумовых сигналов вида
где
= 1,2...1/2M(M-1),
= 1, 2...1/2 M (M - 1)
. С помощью второго преобразователя осуществляется в каждый момент времени выбор из шумовых сигналов, поступающих с выходов блока сумматоров того сигнала, мгновенное значение которого по модулю минимально. Иными словами, в моменты времени, когда сравниваемые шумовые сигналы имеют разную полярность и близкую по модулю величину мгновенное значение сигнала на выходе второго преобразователя 4 может по модулю быть меньше минимального по модулю мгновенного значения входного шумового сигнала устройства, что тоже самое, на выходе блока первого преобразователя. Технический результат: существенное снижение уровня шумов. 3 з.п. ф-лы, 6 ил.
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6






Формула изобретения
1. Многоканальное устройство для снижения уровня шумов, содержащее соединенный с его М входами блок сумматора, входы и выходы которых являются соответственно входами и выходами блока, и выходной блок, выход которого является выходом устройства, отличающееся тем, что оно дополнительно содержит первый преобразователь с М входами и одним выходом и второй преобразователь с 0,5 М (М - 1) входами и одним выходом, блок сумматоров выполнен в виде 0,5 М (М - 1) двухвходовых полусумматоров, причем каждый вход устройства соединен с соответствующим входом М - 1 полусумматоров и соответствующим входом первого преобразователя, выходы блока сумматоров соединены с соответствующими входами второго преобразователя, выход которого, а также выход первого преобразователя соединены с соответствующими входами выходного блока, который выполнен в виде двухвходового дискриминатора минимального по модулю мгновенного значения входных сигналов, а каждый преобразователь выполнен в виде последовательно соединенных соответственно N1 и N2 каскадов, удовлетворяющих неравенствам N1 - 1 < log2 M



KN-1 = 2, KN = 1,
где nвх = M для первого преобразователя и nвх = 0,5 M (M - 1) для второго преобразователя, а N = N1 или N = N2. 2. Устройство по п.1, отличающееся тем, что двухвходовый дискриминатор минимального по модулю мгновенного значения сигналов содержит на первом входе объединенные по входам первый селектор положительной полярности напряжения и первый селектор отрицательной полярности напряжения, на втором входе объединенные по входам второй селектор положительной полярности напряжения и второй селектор отрицательной полярности напряжения, а на выходе четырехвходовый сумматор, выходы первого и второго селекторов положительной полярности напряжений соединены соответственно с первыми и вторыми входами первого блока выделения минимального мгновенного значения сигналов и первого блока выделения максимального мгновенного значения сигналов, выходы первого и второго селекторов отрицательной полярности напряжений соединены соответственно с первыми и вторыми входами второго блока выделения минимального мгновенного значения сигналов и второго блока выделения максимального мгновенного значения сигналов, выход первого блока выделения минимального мгновенного значения сигналов и выход второго блока выделения максимального мгновенного значения сигналов соединены с соответствующими входами четырехвходового сумматора непосредственно, а выход второго блока выделения максимального мгновенного значения сигналов и выход второго блока выделения минимального мгновенного значения сигнала соединены с соответствующими входами четырехвходового сумматора через соответственно первый и второй ключевые элементы, выходы первого блока выделения максимального мгновенного значения сигналов и выход второго блока выделения минимального мгновенного значения сигналов соединены также соответственно с первым и вторым входами двухвходового сумматора, выход которого через инвертор соединен с входом формирователя управляющего сигнала, выход которого через третий селектор положительной полярности напряжения соединен с управляющим входом первого ключевого элемента, а через третий селектор отрицательной полярности напряжения, - с управляющим входом второго ключевого элемента. 3. Устройство по п.2, отличающееся тем, что каждый блок выделения максимального мгновенного значения сигналов выполнен в виде трех блоков вычитания, первые входы первого и второго блоков вычитания являются соответственно первым и вторым входами блока выделения максимального мгновенного значения сигналов, вторые входы блоков вычитания подключены к источнику опорного напряжения, а выходы первого и второго блоков вычитания подключены соответственно к первому и второму входам блока сравнения, один из входов которого соединен также с первым входом третьего блока вычитания, выход которого является выходом блока выделения максимального мгновенного значения сигналов, прямой выход блока сравнения через первый усилитель соединен с управляющим входом первого управляемого нагрузочного сопротивления, включенного параллельно первому входу блока сравнения, инверсный выход которого через второй усилитель соединен с управляющим входом второго управляемого нагрузочного сопротивления, включенного параллельно второму входу блока сравнения, а характеристика управляемых нагрузочных сопротивлений имеет вид
R = R0, при Uупр

R = R0 (1 - SUупр), при Uупр > 0,
где S - параметр характеристики, B-1,
Uупр - управляющее напряжение, B. 4. Устройство по п.2, отличающееся тем, что каждый блок выделения минимального мгновенного значения сигналов выполнен в виде двух управляемых нагрузочных сопротивлений, включенных параллельно соответственно первому и второму входам блока сравнения, которые являются входами блока выделения минимального мгновенного значения сигналов,а один из входов блока сравнения является также и выходом блока выделения минимального мгновенного значения сигналов, прямой выход блока сравнения через первый усилитель соединен с управляющим входом первого управляемого нагрузочного сопротивления, а инверсный выход через второй усилитель соединен с управляющим входом второго управляемого нагрузочного сопротивления, при этом характеристика управляемых нагрузочных сопротивлений имеет вид
R = R0, при Uупр

R = R0 (1 - SUупр), при Uупр > 0,
где S - параметр характеристики, B-1,
Uупр - управляющее напряжение, B.
Описание изобретения к патенту
Изобретение относится к технике многоканального приема и обработки сигналов и может быть использовано в устройствах для выделения слабых сигналов на фоне шумов. Из предшествующего уровня техники известно многоканальное приемное устройство (см. авторское свидетельство СССР N 647870, кл. H 04 B 1/10, 1979 г. ), содержащее M-каналов приема, блок сумматоров, M+1 нормирующий блок и блок выбора максимального сигнала, при этом выходы каналов связи подключены к входам блока сумматоров, выходы которого через соответствующие нормирующие блоки подключены к соответствующим входам блока выбора максимального сигнала. Кроме того, к соответствующим входам блока выбора максимального сигнала подключены и выходы каналов приема. Известное устройство обеспечивает выбор из входных сигналов того, у которого отношение сигнал/шум максимально. Недостаток известного устройства заключается в том, что оно не обеспечивает улучшения отношения сигнал/шум за счет снижения уровня шумов. Известно также многоканальное устройство для снижения уровня шумов ( Н. С. Шестов. Выделение оптических сигналов на фоне случайных помех.- М.: Сов. радио, 1967 г. , с. 180), взятое в качестве прототипа и содержащее соединенные с его M входами блок сумматоров, входы и выходы которых являются соответственно входами и выходами блока, и выходной блок, выход которого является выходом устройства, причем выходы блока сумматоров подключены ко входам выходного блока. Недостаток этого устройства заключается в том, что оно не обеспечивает существенного улучшения отношения сигнала к шуму при полностью некоррелированных шумах в различных каналах устройства. В основу изобретения поставлена задача разработать многоканальное устройство для ограничения уровня шумов, конструктивное выполнение которого обеспечило бы существенное повышение отношения сигнала к шуму вне зависимости от параметров входных шумовых сигналов в различных каналах. Поставленная задача решена тем, что многоканальное устройство для снижения уровня шумов, содержащее соединенный с его M-входами блок сумматоров, входы и выходы которых являются соответственно входами и выходами блока, и выходной блок, выход которого является выходом устройства, согласно изобретению, дополнительно содержит первый преобразователь с M-входами и одним выходом и второй преобразователь с 0,5M




KN-1 = 2, KN = 1,
где
nвх = M для первого преобразователя и nвх = 0,5M(M-1) для второго преобразователя. Кроме того, двухвходовой дискриминатор минимального по модулю мгновенного значения сигналов содержит на первом входе объединенные по входам первый селектор положительной полярности напряжения и первый селектор отрицательной полярности напряжения, на втором входе объединенные по входам второй селектор положительной полярности напряжения и второй селектор отрицательной полярности напряжения, а на выходе четырехвходовый сумматор, выходы первого и второго селекторов положительной полярности напряжений соединены соответственно с первыми и вторыми входами первого блока выделения минимального мгновенного значения сигналов и первого блока выделения максимального мгновенного значения сигналов, выходы первого и второго селекторов отрицательной полярности напряжений соединены соответственно с первыми и вторыми входами второго блока выделения минимального мгновенного значения сигналов и второго блока выделения максимального мгновенного значения сигналов, выход первого блока выделения минимального мгновенного значения сигналов и выход второго блока выделения максимального мгновенного значения сигналов соединены с соответствующими входами четырехвходового сумматора непосредственно, а выход второго блока выделения максимального мгновенного значения сигналов и выход второго блока выделения минимального мгновенного значения сигнала соединены с соответствующими входами четырехвходового сумматора через соответственно первый и второй ключевой элемент, выходы первого блока выделения максимального мгновенного значения сигналов и выход второго блока выделения минимального мгновенного значения сигналов соединены также соответственно с первым и вторым входами двухвходового сумматора, выход которого через инвертор соединен с входом формирователя управляющего сигнала, выход которого через третий селектор положительной полярности напряжения соединен с управляющим входом первого ключевого элемента, а через третий селектор отрицательной полярности напряжения - с управляющим входом второго ключевого элемента. Целесообразно, чтобы каждый блок выделения максимального мгновенного значения сигналов был выполнен в виде трех блоков вычитания. Первые входы первого и второго блоков вычитания являются соответственно первым и вторым входами блока выделения максимального мгновенного значения сигналов, вторые входы блоков вычитания подключены к источнику опорного напряжения, а выходы первого и второго блоков вычитания подключены соответственно к первому и второму входам блока сравнения, один из входов которого соединен также с первым входом третьего блока вычитания, выход которого является выходом блока выделения максимального мгновенного значения сигналов, прямой выход блока сравнения через первый усилитель соединен с управляющим входом первого управляемого нагрузочного сопротивления, включенного параллельно первому входу блока сравнения, инверсный выход которого через второй усилитель соединен с управляющим входом второго управляемого нагрузочного сопротивления, включенного параллельно второму входу блока сравнения, а характеристика управляемых нагрузочных сопротивлений имеет вид
R = R0, при Uупр

R = R0(1 - SUупр), при Uупр > 0,
где
S - параметр характеристики, B-1,
Uупр - управляющее напряжение, B. Каждый блок выделения минимального мгновенного значения сигналов выполнен в виде двух управляемых нагрузочных сопротивлений, включенных параллельно соответственно первому и второму входам блока сравнения, которые являются входами блока выделения минимального мгновенного значения сигналов, а один из входов блока сравнения является также и выходом блока выделения минимального мгновенного значения сигналов, прямой выход блока сравнения через первый усилитель соединен с управляющим входом первого управляемого нагрузочного сопротивления, а инверсный выход через второй усилитель соединен с управляющим входом второго управляемого нагрузочного сопротивления, при этом характеристика управляемых нагрузочных сопротивлений имеет вид
R = R0, при Uупр

R = R0(1 - SUупр), при Uупр > 0,
где
S - параметр характеристики, B-1,
Uупр - управляющее напряжение, B. Такое выполнение многоканального устройства для снижения уровня шумов обеспечивает существенное повышение отношения сигнал/шум за счет такой параллельно-последовательной обработки входных сигналов, представляющих собой смесь полезного сигнала и шума, при которой параметры полезного сигнала не меняются, а мгновенное значение шума на выходе устройства равно либо мгновенному значению того входного шумового сигнала, мгновенное значение которого по модулю минимально, либо мгновенному значению полусуммы той пары входных шумовых сигналов, мгновенное значение которой минимально. Иными словами, на выходе устройства имеет место шумовой сигнал, уровень которого существенно ниже уровня любого из входных шумовых сигналов. В дальнейшем изобретение поясняется чертежами и описанием к ним. На фиг. 1 изображена блок-схема предложенного устройства; на фиг. 2 - блок-схема первого преобразователя; на фиг. 3 - блок-схема двухвходового дискриминатора минимального по модулю мгновенного значения сигналов; на фиг. 4 - блок-схема блока выделения максимального мгновенного значения сигналов; на фиг. 5 - блок-схема выделения минимального мгновенного значения сигналов; на фиг. 6 - временные диаграммы, поясняющие работу двухвходового дискриминатора минимального по модулю мгновенного значения сигналов. Многоканальное устройство для снижения уровня шумов содержит (фиг. 1) блок 1, включающий 0,5M(M-1) двухвходовых полусумматоров 2, входы и выходы которых являются соответственно входами и выходами блока 1, первый преобразователь 3, M-входы которого являются входами многоканального устройства, второй преобразователь 4, 0,5M(M-1) входы которого подключены к соответствующим выходам блока 1. Каждый из M-входом устройства подключен к соответствующему входу M-1 полусумматоров 2. Следовательно, на выходе блока 1 формируются сигналы, соответствующие полусумме всех возможных пар входных сигналов, иными словами, имеет место сочетание из M входных сигналов по два (См2= 0,5M(M-1)). Выходы преобразователей 3 и 4 подключены к соответствующим входам выходного блока 5, выход которого является выходом устройства. Преобразователь 3 содержит N1 последовательно соединенных каскадов (фиг. 2), удовлетворяющему неравенству (N1 - 1) < log2M


Входы двухвходовых дискриминаторов 6 первого каскада являются входами преобразователя 3. Выходы двухвходовых дискриминаторов 6 первого каскада соединены с соответствующими входами двухвходовых дискриминаторов 6 второго каскада. Выходы двухвходовых дискриминаторов второго каскада соединены с соответствующими входами двухвходовых дискриминаторов 6 третьего каскада и так далее. Выход двухвходового дискриминатора 6 N-ого каскада является выходом преобразователя 3. Число двухвходовых дискриминаторов 6 в i-ом каскаде, где i = 2, ..., N1 - 2, определяется из зависимости

Число двухвходовых дискриминаторов 6 в N1-1 каскаде равно двум, а в N1 каскаде - одному. Здесь следует отметить, что в случае, когда число выходов дискриминаторов 6 i-го каскада меньше на единицу числа входов двухвходовых дискриминаторов 6 i + 1 каскада, то выход одного из двухвходовых дискриминаторов 6 i-го каскада подключается ко входам двух дискриминаторов 6 i+1 каскада (фиг. 2). Аналогично осуществляется соединение входов двухвходовых дискриминаторов 6 первого каскада с входами устройства, когда M - нечетная величина. Второй преобразователь 4 имеет структурную схему, аналогичную изображенной на фиг. 2. При этом число каскадов удовлетворяет неравенству
(N2-1) < log2 0,5M(M-1)






Число двухвходовых дискриминаторов 6 в остальных каскадах второго преобразователя 4 определяется по тем же зависимостям, что и для первого преобразователя 3. Выходной блок 5 многоканального устройства выполнен в виде двухвходового дискриминатора минимального по модулю мгновенного значения сигнала, имеющего конструкцию, аналогичную конструкции двухвходовых дискриминаторов 6, используемых в преобразователях 3 и 4. Двухвходовые дискриминаторы 6 минимального по модулю мгновенного значения сигналов (фиг. 3) содержат на первом входе объединенные по входам первый селектор 7 положительной полярности напряжений и первый селектор 8 отрицательной полярности напряжения, а на втором входе объединенные по входам второй селектор 9 положительной полярности напряжения и второй селектор 10 отрицательной полярности напряжения. Выход селектора 7 соединен с первыми входами первого блока 11 выделения минимального мгновенного значения сигналов и первого блока 12 выделения максимального мгновенного значения сигналов. Выход селектора 8 соединен с первыми входами второго блока 13 выделения минимального мгновенного значения сигналов и второго блока 14 выделения максимального мгновенного значения сигналов. Выход селектора 9 соединен со вторыми входами блоков 11 и 12, а выход селектора 10 - со вторыми входами блоков 13 и 14. Выход блока 11 соединен с первым входом четырехвходового сумматора 15, выход которого является выходом дискриминатора 6. Выход блока 12 соединен со вторым входом сумматора 15 через первый ключевой элемент 16, выход блока 13 соединен с третьим входом сумматора 15 через второй ключевой элемент 17, а выход блока 14 соединен с четвертым входом сумматора 15. Выходы блоков 12 и 13 соединены также с соответствующими входами двухвходового сумматора 18, выход которого через инвертор 19 подключен ко входу формирователя 20 управляющего сигнала. Выход формирователя 20 соединен через третий селектор 21 положительной полярности напряжения с управляющим входом ключевого элемента 16, а через третий селектор 22 отрицательной полярности напряжения - с инверсным управляющим входом ключевого элемента 17. В качестве селекторов 7, 8, 9, 10, 21 и 22 могут быть использованы вентильные элементы с нижней границей рабочего диапазона не хуже 100 мкВ. В частности, в качестве селекторов 7, 9 и 21 могут быть использованы блоки выделения максимального мгновенного значения сигналов, аналогичные по конструкции с блоками 12 и 14. Аналогично в качестве селекторов 8, 10 и 22 могут быть использованы блоки выделения минимального мгновенного значения сигналов, аналогичные по конструкции с блоками 11 и 13. В этом случае вторые входы блоков максимального и минимального мгновенного значения сигналов должны быть соединены с шиной нулевого потенциала. В качестве ключевых элементов 16 и 17 также могут быть использованы соответственно блок выделения минимального и блок выделения максимального мгновенного значения сигналов. В качестве формирователя 20 может быть использован усилитель с большим коэффициентом усиления и амплитудный ограничитель. Блоки 12 (14) выделения максимального мгновенного значения сигналов (фиг. 4) содержат первый 23 и второй 24 блоки вычитания, первые входы которых являются соответственно первым и вторым входом блока 12 (14), источник 25 опорного напряжения, выход которого соединен со вторыми входами первого 23, второго 24 и третьего 26 блока вычитания. Токовый выход 27 первого блока 23 вычитания соединен с первым входом блока 28 сравнения, параллельно которому включено первое управляемое нагрузочное сопротивление 29. Токовый выход 30 второго блока 24 вычитания соединен с первым входом блока 26 и вторым входом блока 28, параллельно которому включено второе управляемое нагрузочное сопротивление 31. Прямой выход 32 блока 28 через первый усилитель 33 соединен с управляющим входом 34 сопротивления 29, а инверсный выход 35 блока 28 через второй усилитель 36 соединен с управляющим входом 37 сопротивления 31. Выход блока 26 является выходом блока 12 (14). Управляемые нагрузочные сопротивления 29 и 31 могут быть выполнены в виде резистора с сопротивлением, равным R0, параллельно которому своими эмиттерным и коллекторным выводами подключен транзистор. База транзистора соединена с коллектором через дополнительный резистор и является управляющим входом нагрузочного сопротивления. В качестве нагрузочных сопротивлений 29 и 31 могут быть использованы и другие схемы, характеристика которых имеет вид:
R = R0, при Uупр

R = R0(1 - SUупр), при Uупр > 0,
где
S - параметр характеристики, B-1
Uупр - управляющее напряжение, B. В качестве блока 28 может быть использован дифференциальный усилитель. Блоки 11 (13) выделения минимального мгновенного значения сигналов (фиг. 5) содержат на входах первый 38 и второй 39 преобразователи напряжение - ток. Выход преобразователя 38 соединен с первым входом блока 40 сравнения, параллельно которому включено первое нагрузочное сопротивление 41. Выход преобразователя 39 соединен со вторым входом блока 40, параллельно которому включено второе нагрузочное сопротивление 42. Прямой выход 43 блока 40 через усилитель 44 соединен с управляющим входом 45 сопротивления 41. Инверсный выход 46 блока 40 через усилитель 47 соединен с управляющим входом 48 сопротивления 42. Выход преобразователя 39 соединен также с входом выходного (согласующего) блока 49, выход которого является выходом блока 11 (13). В качестве нагрузочных сопротивлений 41 и 42 могут быть использованы схемы, характеристика которых имеет вид (1). На фиг. 6 изображены временные зависимости входных шумовых сигналов







Класс H04B1/10 средства для ограничения или подавления шумов и помех в приемнике