счетчик-идентификатор критических выбросов или провалов напряжения и суммарного времени отказов электрооборудования
Классы МПК: | H03K25/00 Счетчики импульсов с поэтапным суммированием и статическим накоплением; аналогичные делители частоты G06F11/34 запись (регистрация) или статистическая оценка рабочего времени вычислительного устройства, например длительности простоя, операций ввода-вывода |
Автор(ы): | Ермаков В.Ф., Кушнарев Ф.А., Приз М.В., Свешников В.И., Черепов В.И. |
Патентообладатель(и): | Ермаков Владимир Филиппович |
Приоритеты: |
подача заявки:
2001-03-07 публикация патента:
20.11.2002 |
Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для идентификации и подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений, а также определения суммарного времени пребывания электрооборудования в нерабочем состоянии при нестационарном напряжении в электрических сетях. Техническим результатом является упрощение устройства, повышение удобства его эксплуатации и расширение функциональных возможностей. Устройство содержит преобразователь переменного напряжения в постоянное, блок вычитания, источник опорных напряжений, инвертор, переключатель, n (где n - число уровней анализа модуля амплитуды выбросов или провалов напряжения) компараторов, n делителей частоты с переменным коэффициентом деления, n задатчиков кода коэффициента деления частоты, n+2 счетчиков импульсов, n D-триггеров, одновибратор, элемент И, два элемента ИЛИ, SR-триггер, генератор прямоугольных импульсов. 2 з.п.ф-лы, 6 ил.
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6
Формула изобретения
1. Счетчик-идентификатор критических выбросов или провалов напряжения и суммарного времени отказов электрооборудования, содержащий преобразователь переменного напряжения в постоянное, вход которого подключен ко входному зажиму устройства, SR-триггер, отличающийся тем, что в него дополнительно введены блок вычитания, инвертор, переключатель, источник опорных напряжений, генератор прямоугольных импульсов, одновибратор, n+2 счетчиков импульсов, элемент И, первый и второй n-входовые (где n - число уровней анализа модуля амплитуды выбросов или провалов напряжения) элементы ИЛИ, n компараторов, n делителей частоты с переменным коэффициентом деления, n задатчиков кода коэффициента деления частоты, n D-триггеров, причем в каждом i-том (где i= 1. . . n) канале вход опорного напряжения компаратора подключен к i-тому выходу источника опорных напряжений, а инверсный выход соединен со входами установки нуля счетчика импульсов и делителя частоты с переменным коэффициентом деления, вход кода коэффициента деления частоты которого подключен к выходу задатчика кода коэффициента деления частоты, а выход соединен со входом синхронизации D-триггера, инверсный выход которого соединен с i-м входом первого элемента ИЛИ, выход которого через одновибратор соединен с объединенными тактовым входом (n+1)-го счетчика импульсов и входом установки единицы SR-триггера, прямой выход которого соединен с первым входом элемента И, выход которого соединен с тактовым входом (n+2)-го счетчика импульсов, а второй вход подключен к выходу генератора прямоугольных импульсов, соединенному с объединенными между собой тактовыми входами счетчиков импульсов всех каналов, выходы которых соединены с тактовыми входами соответствующих делителей частоты с переменным коэффициентом деления всех каналов, выход преобразователя переменного напряжения в постоянное соединен со входом уменьшаемого блока вычитания, вход вычитаемого которого подключен к (n+1)-му выходу источника опорных напряжений, а выход соединен со входом инвертора и первым зажимом переключателя, второй зажим которого подключен к выходу инвертора, а общий зажим соединен с объединенными между собой информационными входами компараторов всех каналов, прямые выходы которых через второй элемент ИЛИ соединены со входом установки нуля SR-триггера и объединенными между собой входами установки единицы D-триггеров всех каналов, информационные входы которых объединены между собой и соединены с шиной нулевого потенциала. 2. Счетчик-идентификатор по п. 1, отличающийся тем, что блок вычитания содержит операционный усилитель, выход которого является выходом блока вычитания и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый входной резистор подключен ко входу вычитаемого блока вычитания, вход уменьшаемого которого через второй входной резистор соединен с неинвертирующим входом операционного усилителя, который соединен с шиной нулевого потенциала через дополнительный резистор. 3. Счетчик-идентификатор по п. 1, отличающийся тем, что инвертор содержит операционный усилитель, выход которого является выходом инвертора и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через входной резистор подключен ко входу инвертора, неинвертирующий вход операционного усилителя соединен с шиной нулевого потенциала.Описание изобретения к патенту
Изобретение относится к области информационно-измерительной и вычислительной техники и предназначено для идентификации и подсчета выбросов или провалов напряжения, длительность превышения которыми различных уровней анализа больше заданных критических значений, а также определения суммарного времени пребывания электрооборудования в нерабочем состоянии при нестационарном напряжении в электрических сетях. Известен детектор колебаний напряжения [1], содержащий входной преобразователь переменного напряжения в постоянное, к выходу которого подключен самопишущий прибор или шлейфовый осциллограф. Недостатками аналога являются большие затраты средств на носитель регистрации изменений напряжения, а также значительная трудоемкость и большие затраты времени на обработку регистрограмм. Наиболее близким техническим решением к предлагаемому является регистратор импульсных помех [2], содержащий преобразователь переменного напряжения в постоянное, информационный ключ, время-амплитудный пребразователь, два амплитудно-временных преобразователя, два аналого-цифровых преобразователя, регистр счетчиков, электронные часы, триггер, три элемента задержки, три кнопки управления, цифропечатающую машину (перфоратор). Недостатками прототипа являются громоздкость, низкое быстродействие, значительная трудоемкость и большие затраты времени на обработку перфолент, а также невозможность определения суммарного времени отказов электрооборудования. Технические задачи, решаемые изобретением, - упрощение устройства, повышение удобства эксплуатации и расширение функциональных возможностей. Указанные технические задачи решаются благодаря тому, что в регистратор импульсных помех, содержащий преобразователь переменного напряжения в постоянное, вход которого подключен ко входному зажиму устройства, SR-триггер, дополнительно введены блок вычитания, инвертор, переключатель, источник опорных напряжений, генератор прямоугольных импульсов, одновибратор, n+2 счетчиков импульсов, элемент И, первый и второй n-входовые (где n - число уровней анализа модуля амплитуды выбросов или провалов напряжения) элементы ИЛИ, n компараторов, n делителей частоты с переменным коэффициентом деления, n задатчиков кода коэффициента деления частоты, n D-триггеров, причем в каждом i-том (где i = 1, ..., n) канале вход опорного напряжения компаратора подключен к i-тому выходу источника опорных напряжений, а инверсный выход соединен со входами установки нуля счетчика импульсов и делителя частоты с переменным коэффициентом деления, вход кода коэффициента деления частоты которого подключен к выходу задатчика кода коэффициента деления частоты, а выход соединен со входом синхронизации D-триггера, инверсный выход которого соединен с i-м входом первого элемента ИЛИ, выход которого через одновибратор соединен с объединенными тактовым входом (n+1)-го счетчика импульсов и входом установки единицы SR-триггера, прямой выход которого соединен с первым входом элемента И, выход которого соединен с тактовым входом (n+2)-го счетчика импульсов, а второй вход подключен к выходу генератора прямоугольных импульсов, соединенному с объединенными между собой тактовыми входами счетчиков импульсов всех каналов, выходы которых соединены с тактовыми входами соответствующих делителей частоты с переменным коэффициентом деления всех каналов, выход преобразователя переменного напряжения в постоянное соединен со входом уменьшаемого блока вычитания, вход вычитаемого которого подключен к (n+1)-му выходу источника опорных напряжений, а выход соединен со входом инвертора и первым зажимом переключателя, второй зажим которого подключен к выходу инвертора, а общий зажим соединен с объединенными между собой информационными входами компараторов всех каналов, прямые выходы которых через второй элемент ИЛИ соединены со входом установки нуля SR-триггера и объединенными между собой входами установки единицы D-триггеров всех каналов, информационные входы которых объединены между собой и соединены с шиной нулевого потенциала; блок вычитания содержит операционный усилитель, выход которого является выходом блока вычитания и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через первый входной резистор подключен ко входу вычитаемого блока вычитания, вход уменьшаемого которого через второй входной резистор соединен с неинвертирующим входом операционного усилителя, который соединен с шиной нулевого потенциала через дополнительный резистор; инвертор содержит операционный усилитель, выход которого является выходом инвертора и через резистор обратной связи соединен с инвертирующим входом операционного усилителя, который через входной резистор подключен ко входу инвертора, неинвертирующий вход операционного усилителя соединен с шиной нулевого потенциала. Существенными отличиями предлагаемого технического решения является использование новых элементов (блока вычитания, инвертора, переключателя, источника опорных напряжений, генератора прямоугольных импульсов, одновибратора, n+2 счетчиков импульсов, элемента И, первого и второго n-входовых элементов ИЛИ, n компараторов, n делителей частоты с переменным коэффициентом деления, n задатчиков кода коэффициента деления частоты, n D-триггеров) и организация новых связей между ними. Эти существенные отличия обеспечивают достижение положительного эффекта - упрощения счетчика-идентификатора, повышения удобства его эксплуатации и расширения функциональных возможностей. На фиг.1 представлена схема счетчика-идентификатора, на фиг.2 и 3 предложены варианты реализации схем блока вычитания и инвертора, на фиг.4 изображены граничные кривые зависимостей амплитуды выбросов и провалов напряжения от длительности, разделяющие области их допустимых и критических значений, на фиг.5 приведены графики изменений напряжения на элементах схемы счетчика-идентификатора при стационарном, а на фиг.6 - при нестационарном напряжении. Счетчик-идентификатор (фиг. 1) содержит преобразователь 1 переменного напряжения в постоянное (ППНП), вход которого подключен ко входному зажиму 2 счетчика, а выход соединен со входом уменьшаемого блока 3 вычитания (БВ), вход вычитаемого которого подключен к (n+1)-му выходу источника 4 опорных напряжений (ИОН), а выход соединен со входом инвертора 5 и первым зажимом переключателя 6, второй зажим которого подключен к выходу инвертора 5, а общий зажим соединен с объединенными между собой информационными входами n (где n - число уровней анализа модуля амплитуды выбросов или провалов напряжения) компараторов 7-9 всех каналов, n счетчиков импульсов (СИ) 10-12, n делителей 13-15 частоты с переменным коэффициентом деления (ДЧ), n задатчиков 16-18 кода коэффициента деления частоты (ЗК), n D-триггеров 19-21, причем в каждом i-том (где i = 1, ..., n), например втором, канале вход опорного напряжения компаратора 8 подключен к i-тому (в рассматриваемом случае ко второму) выходу ИОН 4, а инверсный выход соединен со входом установки нуля СИ 11 и ДЧ 14, вход кода коэффициента деления частоты которого подключен к выходу ЗК 17, а выход соединен со входом синхронизации D-триггера 20, инверсные выходы D-триггеров 19-21 всех каналов соединены со входами первого элемента ИЛИ 22, выход которого через одновибратор 23 соединен с объединенными тактовым входом (n+1)-го счетчика 24 импульсов и входом установки единицы SR-триггера 25, прямой выход которого соединен с первым входом элемента И 26, второй вход которого подключен к выходу генератора 27 прямоугольных импульсов (ГПИ), а выход соединен с тактовым входом (n+2)-го счетчика 28 импульсов, прямые выходы n компараторов 7-9 всех каналов через второй элемент ИЛИ 29 соединены со входом установки нуля SR-триггера 25 и объединенными между собой входами установки единицы n D-триггеров 19-21 всех каналов, информационные входы которых объединены между собой и соединены с шиной нулевого потенциала, выход ГПИ 27 соединен с объединенными между собой тактовыми входами n СИ 10-12 всех каналов, выходы которых соединены соответственно с тактовыми входами ДЧ 13-15 всех каналов. Блок 3 вычитания (фиг.2) содержит операционный усилитель (ОУ) 30, выход которого является выходом БВ 3, который через резистор 31 обратной связи соединен с инвертирующим входом ОУ 30 и через первый входной резистор 32 подключен ко входу вычитаемого БВ 3, вход уменьшаемого которого через второй входной резистор 33 соединен с неинвертирующим входом ОУ 30, который через дополнительный резистор 34 соединен с шиной нулевого потенциала. Инвертор 5 (фиг.3) содержит ОУ 35, выход которого является выходом инвертора 5, который через резистор 36 обратной связи соединен с инвертирующим входом ОУ 35, который через входной резистор 37 подключен ко входу инвертора 5, неинвертирующий вход ОУ 35 соединен с шиной нулевого потенциала. Исследования, проведенные в [3-6], показывают, что отказ электрооборудования (ЭО) происходит в том случае, если превышаются параметры двух характеристик выбросов (или провалов) напряжения: амплитуда (у провала - глубина) и длительность превышения уровня. На фиг.4 приведены граничные зависимости Uкр(tкр) критических значений уровня напряжения Uкр от критической допустимой длительности его превышения tкр (см. кривые 1 и 2 на фиг.4 соответственно для выбросов и провалов напряжения), разделяющие квадранты Uв0t и Uп0t (квадранты значений параметров соответственно выбросов и провалов напряжения) на области I и II соответственно работоспособного и неработоспособного состояния ЭО. Рассмотрим работу счетчика-идентификатора при стационарном напряжении на примере анализа и фиксации выброса напряжения, изображенного на фиг.5 (см. напряжение U3). В этом случае переключатель 6 находится в нижнем положении. Уровни срабатывания Uопi компараторов 7-9, которые задаются группой из n нижних выходов ИОН 4, соответствуют критическим уровням напряжения




Каждому критическому уровню анализа









где f27 - частота следования импульсов ГПИ 24;
К10,11,12 - коэффициенты пересчета соответственно СИ 10-12. Напряжение на (n+1)-м выходе ИОН 4 соответствует номинальному напряжению сети UH. Счетчик-идентификатор работает следующим образом. Преобразователь 1 осуществляет преобразование переменного напряжения сети u(t) в постоянное напряжение, пропорциональное действующему значению контролируемого напряжения U(t). Напряжение с выхода ППНП 1 поступает на вход уменьшаемого БВ 3, ко входу вычитаемого которого приложено номинальное напряжение сети UH с выхода ИОН 4. В результате на выходе БВ 3 появляется напряжение (см. фиг.5)
U3=U(t)-UH. (1)
Это напряжение без изменений через переключатель 6 (который находится в нижнем положении) подается на объединенные информационные входы компараторов 7-9. В процессе нарастания напряжение U3 в момент времени t1 на фиг.5 превышает уровень срабатывания компаратора 7 первого канала Uоп1, который в этом случае срабатывает - напряжение на его инверсном выходе спадает до нуля. При нулевом напряжении на входах установки нуля СИ 10 и ДЧ 13 последние переходят в динамический режим подсчета импульсов с выхода ГПИ 27. Поскольку критическая длительность выброса



U5=-[U(t)-UН]. (2)
В остальном при анализе провалов напряжения работа счетчика-идентификатора аналогична описанной выше при анализе выбросов. Рассмотрим работу счетчика-идентификатора при нестационарном напряжении на примере анализа и фиксации выброса напряжения, изображенного на фиг.6 (см. напряжение 3). При нестационарном напряжении в сети длительное время имеют место большие отклонения напряжения. В этом случае также длительное время могут быть превышены уровни срабатывания части компараторов 7-9. В такой ситуации происходит отказ ЭО без восстановления работоспособного состояния на длительное время. Учет суммарного времени отказов ЭО выполняется счетчиком 28 следующим образом. При идентификации выброса напряжения на фиг.6 в момент времени t1 на выходе одновибратора 23 появляется отрицательный импульс напряжения, который переводит в единичное состояние SR-триггер 25. Напряжение с прямого выхода последнего прикладывается к первому входу элемента И 26, который при этом начинает пропускать импульсы с выхода ГПИ 27. Счетчиком 28 подсчитывается количество N импульсов ГПИ 27, по которому может быть определено суммарное время Тот пребывания ЭО в отказавшем состоянии:
Tот=N/f, (3)
где Тот - суммарное время отказов электрооборудования за время контроля (сутки, неделя, месяц и т.д.), выраженное в секундах;
N - показания счетчика 28;
f - частота ГПИ 27, Гц. Преимуществами предлагаемого технического решения по сравнению с известными является упрощение устройства, повышение удобства его эксплуатации и расширение функциональных возможностей. Схема счетчика-идентификатора проста и легко реализуется на интегральных микросхемах отечественного производства. Список использованных источников информации:
1. Ахалкаци В.Г., Церетели К.О., Блеткин Н.П. Детектор колебаний напряжения// Сообщение АН ГССР. Электромеханика 64. - 1971. - 2. 2. Корнеев Б.А., Самуйтис В.П. Регистратор импульсных помех // Помехи в цифровой технике: Сб. материалов науч.-техн. конф. /Под ред. И.С. Гурвича. - Вильнюс: Респ. ин-т науч.-техн. информации и пропаганды, 1969. - С. 136-138 (прототип). 3. Тэндон М. Л. Применение имитаторов помех для выявления схем, чувствительных к сетевым помехам // Электроника. - 1966. - 5. - С. 33-38. 4. Ермаков В.Ф., Черепов В.И. Метод автоматического определения критических значений характеристик резкопеременного изменения напряжения для одиночных электроприемников // Повышение эффективности электроснабжения сельскохозяйственных потребителей: Тез. докл. Краевой науч.-техн. конф. молодых ученых и специалистов. - Краснодар: КПИ, 1983. - С. 46-48. 5. Гурвич И.С. Защита ЭВМ от внешних помех. - М.: Энергоатомиздат, 1984. - 224 с. 6. Ермаков В. Ф. , Черепов В.И. Экспериментальное исследование влияния провалов напряжения питающей сети на работу электроприемников // Изв. вузов. Сев.-Кавк. регион. Техн. науки.- 1997. - 1. - С. 38-41.
Класс H03K25/00 Счетчики импульсов с поэтапным суммированием и статическим накоплением; аналогичные делители частоты
помехоустойчивый кольцевой счетчик - патент 2168856 (10.06.2001) | |
помехоустойчивый кольцевой счетчик - патент 2168855 (10.06.2001) | |
кольцевой счетчик - патент 2036557 (27.05.1995) | |
кольцевой счетчик - патент 2036556 (27.05.1995) | |
кольцевой счетчик - патент 2022463 (30.10.1994) |
Класс G06F11/34 запись (регистрация) или статистическая оценка рабочего времени вычислительного устройства, например длительности простоя, операций ввода-вывода