устройство для разделения сигналов передачи в дуплексных системах связи
Классы МПК: | H04B3/20 уменьшение эхо-сигналов (отражений сигналов) и зуммирования; размыкание и замыкание передающего тракта; обеспечение условий передачи в том или ином направлениях |
Автор(ы): | Малинкин В.Б., Левин Д.Н., Арендаренко А.А. |
Патентообладатель(и): | Сибирский государственный университет телекоммуникаций и информатики |
Приоритеты: |
подача заявки:
2001-05-22 публикация патента:
10.02.2004 |
Изобретение относится к области электросвязи и может быть использовано в дуплексной передаче сигналов по каналам связи. Устройство содержит вычитатель, первый блок памяти, первый аттенюатор и первые (М-1) дополнительные блоки памяти, второй сумматор и третий аттенюатор, образующие прямую структуру (ПС), первый сумматор, второй блок памяти, второй аттенюатор, вторые (М-1) дополнительные блоки памяти, третий сумматор, четвертый и пятый аттенюаторы, образующие взаимообратную структуру ВОС. Каскадное соединение ПС и ВОС для эхо-сигналов образует фильтр-пробку, а для принимаемых сигналов - прямой провод с коэффициентом передачи, равным единице. Технический результат заключается в повышении помехоустойчивости принимаемых сообщений. 10 ил.
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8, Рисунок 9, Рисунок 10
Формула изобретения
Устройство для разделения сигналов передачи и приема в дуплексных системах связи, содержащее последовательно соединенные входной блок, коммутатор, первый цифроаналоговый преобразователь, выходом соединенный с двухпроводным каналом связи, аналого-цифровой преобразователь, вычитатель, сумматор и второй цифроаналоговый преобразователь, а также первый и второй блоки памяти и последовательно соединенные генератор и блок обучения, выходом соединенный с вторым входом коммутатора, третий вход которого является управляющим, при этом выход генератора соединен со вторыми входами соответственно входного блока, аналого-цифрового преобразователя, первого и второго блоков памяти, третьи входы первого и второго блоков памяти, являющиеся адресными входами, соединены с выходом коммутатора, первые входы первого и второго блоков памяти, являющиеся сигнальными входами, соединены соответственно с выходом аналого-цифрового преобразователя и выходом сумматора, отличающееся тем, что введены первый аттенюатор, выход которого подключен к второму входу вычитателя, последовательно соединенные первые (М-1) дополнительных блоков памяти, выходы которых соединены со входами второго сумматора, выход которого через третий аттенюатор соединен с третьим входом вычитателя, при этом входы первого аттенюатора и первого из первых дополнительных блоков памяти подключены к выходу первого блока памяти, а также последовательно соединенные вторые (М-1) дополнительных блоков памяти, вход первого из которых подключен к выходу второго блока памяти и входу второго аттенюатора, подключенного к второму входу сумматора, выход последнего из которых подключен к входу пятого аттенюатора, выход которого, а также выходы остальных вторых (М-1) дополнительных блоков памяти подключены к входам третьего сумматора, выход которого через четвертый аттенюатор подключен к третьему входу первого сумматора, управляющий вход коммутатора подключен к входу одновибратора и четвертым входам второго блока памяти и вторых (М-1) дополнительных блоков памяти, а выход одновибратора подключен к четвертым входам первого блока памяти и первых (М-1) дополнительных блоков памяти, при этом управляющий сигнал коммутатора обнуляет второй блок памяти и вторые дополнительные (М-1) блоки памяти и приводит к срабатыванию одновибратора, который вырабатывает обнуляющий сигнал для первого блока памяти и первых (М-1) дополнительных блоков памяти.Описание изобретения к патенту
Изобретение относится к области электросвязи, преимущественно к дуплексной передаче сигналов по каналам связи. Известно устройство для разделения сигналов двух направлений [1], состоящее из передающего устройства, вычитателя и приемного устройства. Принцип действия таких устройств основан на искусственном вырабатывании сигналов эха в формирующем адаптивном фильтре и в дальнейшем компенсации эхо-сигналов, проникающих на вход приемного устройства. Операция компенсации эхо-сигналов осуществляется с помощью вычитания из суммарного принимаемого сигнала и сигналов эха дополнительно сформированной копии сигналов эха. Недостатками подобных устройств являются низкая помехоустойчивость принимаемых сообщений, большой уровень нескомпенсированного эхо-сигнала, большая критичность к корреляционным связям сигналов передачи и приема. Даже при частичной коррелированности сигналов двух направлений устройство начинает компенсировать принимаемый сигнал, делая дуплексный обмен сигналов невозможным. Этот недостаток устранен в прототипе [2], содержащем последовательно соединенные (Фиг.1) входной блок 1, коммутатор 2, первый цифроаналоговый преобразователь 3, аналого-цифровой преобразователь 4, первый блок 6 памяти, вычитатель 8, вторым входом соединенный с выходом первого блока 6 памяти, сумматор 9, второй блок 10 памяти, выход которого соединен со вторым входом сумматора 9, а также последовательно соединенные генератор 7 и формирователь 5 обучающих сигналов, выходом соединенный со вторым входом коммутатора 2, управляющий вход которого объединен со входом обнуления второго блока 10 памяти, при этом выход генератора 7 соединен со вторыми входами соответственно входного блока 1, АЦП 4, первого 6 и второго 10 блоков памяти, а выход коммутатора соединен с третьим входами первого 6 и второго 10 блоков памяти. Работа прототипа состоит из двух частей: предварительного обучения и дуплексного обмена сигналами. При предварительном обучении устройства под параметры канала связи блок обучения 5 выдает в цифровой форме все использованные цифровые комбинации, отклики от которых записываются в первом блоке 6 памяти. На период адаптации второй блок 10 памяти обнуляется. При обучении принимаемые сигналы должны отсутствовать. По окончании предварительной адаптации начинается дуплексный обмен сигналами. Включаются оба блока памяти. Используемая структура нерекурсивной и рекурсивной частей компенсатора зеркально симметричны. В нерекурсивной части производится компенсация сигналов передачи и модуляция сигналов приема. Рекурсивная часть полностью восстанавливает форму принимаемых сигналов. Однако прототип может работать только на каналах с постоянными параметрами. При переходе параметров канала связи из одного состояния в другое во втором блоке 10 памяти накапливается сигнал надокомпенсации, который дополнительно не компенсируется. Это явление может привести к срыву дуплексного обмена и потребует нового переобучения. Если параметры канала связи изменяются с большой скоростью, то в таких условиях работа прототипа становится невозможной. При этом помехоустойчивость принимаемых сообщений будет достаточно низкой. Целью настоящего изобретения является повышение помехоустойчивости принимаемых сообщений. Поставленная цель достигается тем, что в устройстве для разделения направлений передачи в дуплексных системах связи, содержащем последовательно соединенные входной блок, коммутатор, первый цифроаналоговый преобразователь, выходом соединенный с двухпроводным каналом связи, аналого-цифровой преобразователь, вычитатель, сумматор и второй цифроаналоговый преобразователь, а также первый и второй блоки памяти и последовательно соединенные генератор и блок обучения, выходом соединенный со вторым входом коммутатора, третий вход которого является управляющим, при этом выход генератора соединен со вторыми входами соответственно входного блока, аналого-цифрового преобразователя, первого и второго блоков памяти, третьи входы первого и второго блоков памяти подсоединены к выходу коммутатора, а первые входы первого и второго блоков памяти подсоединены соответственно к выходу аналого-цифрового преобразователя и выходу сумматора, введены первый и второй блоки адаптации, первый и второй аттенюаторы и одновибратор, при этом выход первого блока памяти подсоединен ко входу первого аттенюатора и первому входу первого блока адаптации, выходы которых соединены со вторым и третьим входами вычитателя соответственно, выход второго блока памяти соединен со входом второго аттенюатора и первым входом второго блока адаптации, выходы которых соединены со вторым и третьим блоками сумматора соответственно, при этом вторые и третьи входы первого и второго блоков адаптации соединены с одноименными входами первого и второго блоков памяти, выход одновибратора соединен с четвертым входом первого блока памяти, а также с четвертым входом первого блока адаптации, а вход одновибратора объединен со входом управления коммутатора и четвертыми входами второго блока памяти и второго блока адаптации соответственно. Докажем соответствие предлагаемого решения критерию "Существенные отличия". 1. Отличительным конструктивным признаком предлагаемого решения является введение двух блоков адаптации, двух аттенюаторов и одновибратора. При этом блоки адаптации содержат 2
Li(nT) = Ui(nT)*Gэхо(nT), (1)
где Gэхо(nT) - отсчеты импульсной реакции эхо-тракта;
* - означает операцию свертки. Структура предлагаемого устройства такова, что двоичная цифровая комбинация Ui(nT) является адресом для первого 6 и второго 10 блоков памяти и дополнительных блоков 17 и 20 памяти в первом 12 и втором 13 блоках адаптации. Перечисленные выше блоки памяти работают синхронно. Порядок работы блоков памяти следующий: вначале по адресу Ui(nT) считывается прежнее содержимое, а затем по тому же адресу записывается входной сигнал соответствующего блока памяти. Так как во время начала адаптации все блоки памяти были обнулены, то считываются нули. В первый блок 6 памяти записывается отклик канала связи с выхода АЦП 4. Дополнительные блоки 17 памяти первого блока 12 адаптации представляют собой многоразрядовые регистровые запоминающие устройства, следовательно, в первый дополнительный блок 17-1 памяти переписывается сигнал с выхода первого блока 6 памяти. В последний дополнительный блок 17-(М-1) памяти переписывается сигнал с выхода дополнительного блока 17-(М-2) памяти. Второй блок 10 памяти и все дополнительные блоки 20 памяти второго блока 13 адаптации обнулены и в начальный период и в работе не участвуют. Все обучающие сигналы должны повторятся М раз. Таким образом, в момент времени от n=0 до n=N-1 первый обучающий сигнал U1(nT) дополняет часть памяти первого блока 6 памяти. Если используется V обучающих сигналов, то спустя промежуток времени, равный N













где1/М - коэффициенты передачи первого 15, второго 16, третьего 9 и четвертого 23 аттенюаторов;
М - порядок эхо-компенсатора;
С - коэффициент передачи пятого аттенюатора 21, 0,1<C


Tсход




где

Тдискрет - период дискретизации;
r - разрядность обработки;
N - количество отсчетов импульсной реакции. Полной компенсации сигналов передачи не будет. Величина остаточного шума недокомпенсации определяется следующими значениями:

где

С - коэффициент передачи пятого аттенюатора 21. Устройство является адаптивным. При изменении параметров канала связи изменяются образцы эхо-сигналов, которые записываются в блоки памяти ПС и спустя M



где r - разрядность обработки;
k(

Рc - уровень сигнала приема;
Рш.нед. - величина шума недокомпенсации эхо-сигнала. Величина защищенности у предлагаемого устройства равна

где С - коэффициент передачи пятого аттенюатора 21;
N - количество циклов обращения к заданной ячейки памяти. Взяв отношение

окончательно получим

При С < 1 и N > 100 данное выражение всегда больше единицы. При k(

1. Адаптивные фильтры под редакцией К.Ф.Н. Коуэна и П.М. Гранта. - М.: Мир, 1988. - 298 с. (аналог). 2. АС 1133675. Устройство для разделения направлений передачи в дуплексных системах связи. / Малинкин В.Б., Лебедянцев В.В., опубл. в БИ 1, 07.01.85 г. - прототип. 3. Тарабрин В.Г. Справочник по микросхемам.
Класс H04B3/20 уменьшение эхо-сигналов (отражений сигналов) и зуммирования; размыкание и замыкание передающего тракта; обеспечение условий передачи в том или ином направлениях