устройство для сравнения длительностей двух разновременных импульсов
Классы МПК: | H03K5/26 сравнение длительности, интервалов, положения, частоты или последовательности |
Автор(ы): | Казаков М.К. (RU), Маслова Е.И. (RU), Хлынов А.Н. (RU) |
Патентообладатель(и): | Ульяновский государственный технический университет (RU) |
Приоритеты: |
подача заявки:
2002-03-29 публикация патента:
27.06.2004 |
Изобретение относится к измерению параметров импульсных сигналов. Технический результат заключается в обеспечении возможности сравнения длительностей двух соседних разновременных импульсов из импульсной последовательности. Устройство содержит делитель частоты входных импульсов (Д) (1), интегрирующий операционный усилитель (ОУ) (2), ключи (К) (3, 6, 7), логические ячейки 2И (4, 5), 2ИЛИ (12, 13), источники отрицательного (8) и положительного (9) постоянных напряжений, логические инверторы (10, 11), формирователь короткого импульса (ФКИ) (14), устройство выборки-хранения (УВХ) (15). Для сравнения производится преобразование каждого из двух соседних разновременных импульсов в напряжение с помощью интегратора ОУ (2). Остаточное напряжение на интеграторе ОУ (2) пропорционально разности длительностей импульсов. 1 з.п. ф-лы, 2 ил.
Рисунок 1, Рисунок 2
Формула изобретения
1. Устройство для сравнения длительностей двух разновременных импульсов, отличающееся тем, что содержит интегрирующий операционный усилитель, в цепь отрицательной обратной связи которого включен первый ключ, а вход через второй ключ подключен к источнику отрицательного напряжения и через третий ключ к источнику положительного напряжения, делитель частоты входных импульсов, вход которого подключен к первой и второй логическим ячейкам 2И, а также к первой логической ячеке 2ИЛИ непосредственно, а ко второй логической ячейке 2И через первый логический инвертор, выход первой логической ячейки 2И подключен к входу управления второго ключа, а выход второй логической ячейки 2И подключен к входу управления третьего ключа, выход интегрирующего операционного усилителя соединен с устройством выборки-хранения, выход которого является выходом устройства для сравнения длительностей двух разновременных импульсов, выход первой логической ячейки 2ИЛИ соединен с одним входом второй логической ячейки 2ИЛИ, при этом выходным напряжением первой логической ячейки 2ИЛИ запускается формирователь короткого импульса, с помощью которого напряжение, пропорциональное разности длительностей соседних импульсов, в виде суммарного напряжения на выходе интегрирующего операционного усилителя запоминается устройством выборки-хранения, выход формирователя короткого импульса соединен с другим входом второй логической ячеки 2ИЛИ, выход которой через второй логический инвертор соединен с входом управления первого ключа.2. Устройство для сравнения длительностей двух разновременных импульсов по п.1, отличающееся тем, что коэффициент деления делителя частоты входных импульсов выбирается равным двум.Описание изобретения к патенту
Изобретение относится к электроизмерительной технике, в частности к измерению параметров импульсных сигналов.При проведении патентного поиска аналогов предлагаемого решения авторами не обнаружено.Технический результат - обеспечение возможности сравнения длительностей двух соседних (т.е. разновременных) импульсов из импульсной последовательности.Указанный технический результат достигается тем, что в устройстве для сравнения длительностей двух разновременных импульсов особенность заключается в том, что оно содержит интегрирующий операционный усилитель, в цепь отрицательной обратной связи которого включен первый ключ, а вход через второй ключ подключен к источнику отрицательного напряжения и через третий ключ - к источнику положительного напряжения, делитель частоты входных импульсов, вход которого подключен к первой, второй логическим ячейкам 2И, а также - к первой логической ячейке 2ИЛИ, а выход подсоединен к первой логической ячейке 2И и к первой логической ячейке 2ИЛИ непосредственно, а ко второй логической ячейке 2И - через первый логический инвертор, выход первой логической ячейки 2И подключен к входу управления второго ключа, а выход второй логической ячейки 2И подключен к входу управления третьего ключа, выход интегрирующего операционного усилителя соединен с устройством выборки-хранения, выход которого является выходом предлагаемого устройства, выход первой логической ячейки 2ИЛИ соединен с входом второй логической ячейки 2ИЛИ и через формирователь короткого импульса - с входом управления третьего ключа, выход формирователя короткого импульса соединен с входом второй логической ячейки 2ИЛИ, выход которой через второй логический инвертор подсоединен к входу управления первого ключа.Проведенный анализ уровня техники позволил установить, что заявителем не обнаружено аналога, характеризующегося признаками, тождественными всем признакам заявленного изобретения, а определение из перечня аналогов прототипа позволило выявить совокупность существенных по отношению к усматриваемому заявителем техническому результату отличительных признаков в заявленном устройстве, изложенных в формуле изобретения. Следовательно, заявляемое изобретение соответствует условию “новизна”.Для проверки соответствия заявленного изобретения условию “изобретательский уровень” заявитель провел дополнительный поиск известных решений, чтобы выявить признаки, совпадающие с отличительными от прототипа признаками заявленного устройства. Результаты поиска показали, что заявленное изобретение не вытекает для специалиста явным образом из известного уровня техники, поскольку из уровня техники, определенного заявителем, не выявлено влияние предусматриваемых существенными признаками заявленного изобретения преобразований на достижение технического результата. Следовательно, заявленное изобретение соответствует условию “изобретательский уровень”На чертежах представлено: на фиг.1 показана схема предлагаемого устройства; на фиг.2 приведены временные диаграммы, поясняющие работу устройства.Устройство (фиг.1) содержит делитель частоты входных импульсов 1, интегрирующий операционный усилитель (ОУ) 2, первый ключ 3, первую 4 и вторую 5 логические ячейки 2И, второй 6 и третий 7 ключи, источники отрицательного 8 и положительного 9 постоянных напряжений, первый 10 и второй 11 логические инверторы, первую 12 и вторую 13 логические ячейки 2ИЛИ, формирователь короткого импульса 14, устройство выборки-хранения 15.Устройство работает следующим образом. Входные импульсы (например, первый длительностью t1 и второй длительностью t2 (фиг.2,а)) подаются на вход делителя частоты 1, который уменьшает частоту этих импульсов в два раза (фиг.2,б). На входы первой ячейки 2И 4 подаются входные импульсы и сигнал с выхода делителя 1, поэтому на выходе этой ячейки сигнал “1” присутствует в течение действия только первого входного импульса (фиг.2,в). На входы второй ячейки 2И 5 кроме входных импульсов подаются инвертированные (с помощью логического инвертора 10) импульсы с выхода делителя 1, поэтому на выходе этой ячейки сигнал “1” присутствует в течение действия только второго входного импульса (фиг.2,г).Сигналы с ячеек 4 и 5 подаются на входы управления второго 6 и третьего 7 ключей. Ключ 6 подключает к входу интегрирующего ОУ 2 источник отрицательного напряжения 8. Напряжение на выходе интегрирующего ОУ 2 возрастает в течение времени t1 по линейному закону до напряжения u1 (фиг.2,д), которое прямо пропорционально длительности импульса: где k=const - коэффициент пропорциональности, определяемый параметрами интегрирующего ОУ 2.В интервале времени t2 к входу интегрирующего ОУ 2 (с помощью третьего ключа 7) подключается источник положительного напряжения 9 (напряжения источников 8 и 9 по абсолютной величине должны быть равны). Интегрирование происходит в обратную сторону, причем если бы оно осуществлялось с нулевого уровня, то процесс происходил бы до напряжения u2 (фиг.2д): Суммарное напряжение на выходе узла 2 за время (t1+t2) с учетом (1) и (2) будет равно: где t - разность (по длительности) между двумя соседними импульсами.Входные импульсы (фиг.2,а) и напряжение с выхода делителя 2 (фиг.2,б) подаются на первую логическую ячейку 2ИЛИ 12, поэтому ее выходное напряжение имеет вид, показанный на фиг.2,е. Задним фронтом этого напряжения запускается формирователь короткого импульса 14, вырабатывающий импульс (фиг.2,ж), с помощью которого напряжение (3) запоминается устройством выборки-хранения (УВХ) 15. Оно выполняется инвертирующим с целью изменения знака напряжения (3). Дело в том, что при t2>t1 это напряжение отрицательно (фиг.2,д). Таким образом, выходное напряжение устройства прямо пропорционально разности длительностей разновременных импульсов: Напряжения с выхода ячейки 12 (фиг.2,е) и с выхода формирователя 14 (фиг.2,ж) подаются на вторую логическую ячейку 2ИЛИ 13, выходное напряжение которой показано на фиг.2,з. Оно подается через второй логический инвертор 11 на вход управления первого ключа 3, благодаря чему разряжается конденсатор интегрирующего ОУ 2. С приходом следующего входного импульса (третий импульс на фиг.2,а) цикл повторяется.Формирователь 14 может быть выполнен на основе одновибратора (ждущего мультивибратора), а УВХ - с использованием известных схем на основе ключа, конденсатора и операционных усилителей.Таким образом, для заявленного устройства в том виде, как оно охарактеризовано в изложенной ниже формуле изобретения, подтверждена возможность его осуществления с помощью описанных в заявке средств. Также устройство, воплощающее заявленное изобретение при его осуществлении, способно обеспечить достижение усматриваемого заявителем технического результата, заключающегося в сравнении длительностей двух разновременных импульсов, что может использоваться, например, в различных устройствах электроизмерительной техники и автоматики.Следовательно, заявленное изобретение соответствует условию “промышленная применимость”.Класс H03K5/26 сравнение длительности, интервалов, положения, частоты или последовательности
импульсный селектор - патент 2518638 (10.06.2014) | |
импульсный селектор - патент 2517295 (27.05.2014) | |
импульсный селектор - патент 2516568 (20.05.2014) | |
импульсный селектор - патент 2514782 (10.05.2014) | |
импульсный селектор - патент 2479119 (10.04.2013) | |
импульсный селектор - патент 2469471 (10.12.2012) | |
селектор временных интервалов - патент 2465722 (27.10.2012) | |
импульсный селектор - патент 2417516 (27.04.2011) | |
селектор импульсов по периоду следования - патент 2415509 (27.03.2011) | |
селектор импульсов по длительности - патент 2332784 (27.08.2008) |