аналоговый процессор
Классы МПК: | G06G7/52 для экономических систем; в статистике |
Автор(ы): | Андреев Дмитрий Васильевич (RU) |
Патентообладатель(и): | Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" (RU) |
Приоритеты: |
подача заявки:
2005-04-22 публикация патента:
10.08.2006 |
Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит двадцать девять реляторов, каждый из которых состоит из компаратора, элемента Исключающее ИЛИ, замыкающего и размыкающего ключа, при этом все реляторы сгруппированы в одиннадцать групп так, что i-ая (i=1, 10) группа содержит два релятора, одиннадцатая группа - девять реляторов. 2 ил.
Формула изобретения
Аналоговый процессор для выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов, содержащий двадцать девять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, все реляторы сгруппированы в одиннадцать групп так, что одиннадцатая группа содержит девять реляторов, в каждой группе выход предыдущего релятора соединен с первым входом последующего релятора, а выход девятого релятора одиннадцатой группы является выходом аналогового процессора, отличающийся тем, что i-я группа содержит два релятора, причем выход второго релятора первой группы и выходы вторых реляторов второй - десятой групп подключены соответственно к первому входу первого и вторым входам первого - девятого реляторов одиннадцатой группы, подсоединенных входами управления к третьему управляющему входу аналогового процессора, первый и второй управляющие входы которого образованы соответственно объединенными входами управления первых и объединенными входами управления вторых реляторов первой - десятой групп.
Описание изобретения к патенту
Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.
Известны аналоговые процессоры (см., например, фиг.1 в описании изобретения к патенту РФ 2124754, кл. G 06 G 7/52, 1999 г.), которые обеспечивают выбор минимального, медианного или максимального из трех входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относится ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных аналоговых сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, аналоговый процессор (фиг.1 в описании изобретения к патенту РФ 2177643, кл. G 06 G 7/52, 2001 г.), который содержит реляторы и обеспечивает выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится большие аппаратурные затраты.
Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем двадцать девять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, все реляторы сгруппированы в одиннадцать групп так, что одиннадцатая группа содержит девять реляторов, в каждой группе выход предыдущего релятора соединен с первым входом последующего релятора, а выход девятого релятора одиннадцатой группы является выходом аналогового процессора, особенность заключается в том, что i-ая группа содержит два релятора, причем выход второго релятора первой группы и выходы вторых реляторов второй - десятой групп подключены соответственно к первому входу первого и вторым входам первого - девятого реляторов одиннадцатой группы, подсоединенных входами управления к третьему управляющему входу аналогового процессора, первый и второй управляющие входы которого образованы соответственно объединенными входами управления первых и объединенными входами управления вторых реляторов первой - десятой групп.
На фиг.1 и 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.
Аналоговый процессор содержит реляторы 111,...,1(11)9. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42 , выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Все реляторы сгруппированы в одиннадцать групп так, что i-ая и одиннадцатая группы содержат соответственно реляторы 1i1,1i2 и 1(11)1,...,1(11)9 , в каждой группе выход предыдущего релятора соединен с первым входом последующего релятора, а выход релятора 1(11)9 является выходом аналогового процессора, первый, второй и третий управляющие входы которого образованы соответственно объединенными входами управления реляторов 111,...,1(10)1 , объединенными входами управления реляторов 112,...1 (10)2 и объединенными входами управления реляторов 1 (11)1,...,1(11)9, выход релятора 112 и выходы реляторов 122,...1(10)2 соединены соответственно с первым входом релятора 1(11)1 и вторыми входами реляторов 1(11)1,...,1(11)9.
Работа предлагаемого аналогового процессора осуществляется следующим образом. На первый, второй входы релятора 1i1 , второй вход релятора 1i2 i-ой группы подается соответственно неповторяющийся набор xi1, хi2, хi3, образованный тремя неповторяющимися сигналами из входного кортежа аналоговых сигналов х1,...,х5, причем х11 =х21=х1, x31=x41=x 2, x51=x61=x3, x71 =x81=x4, x91=x(10)1 =x5; на первом, втором, третьем управляющих входах процессора фиксируются соответственно необходимые управляющие сигналы 1, 2, 3 {0,1}. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, операция, воспроизводимая предлагаемым процессором, определяется выражением
где символами и · обозначены соответственно операции max и min. При этом процессор (фиг.1) содержит 29 реляторов. Отметим, что в состав прототипа входят 39 реляторов.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор обеспечивает выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами. Дополнительным достоинством предлагаемого аналогового процессора является более простая настройка, обусловленная использованием меньшего по сравнению с прототипом количества управляющих сигналов.
Класс G06G7/52 для экономических систем; в статистике
ранговый фильтр - патент 2518642 (10.06.2014) | |
аналоговый процессор - патент 2474875 (10.02.2013) | |
аналоговый процессор - патент 2446462 (27.03.2012) | |
устройство для измерения характеристик случайных процессов - патент 2336562 (20.10.2008) | |
ранговый фильтр - патент 2300143 (27.05.2007) | |
ранговый фильтр - патент 2284652 (27.09.2006) | |
ранговый фильтр - патент 2284651 (27.09.2006) | |
ранговый фильтр - патент 2284650 (27.09.2006) | |
аналоговый процессор - патент 2281550 (10.08.2006) | |
устройство для измерения характеристик случайных процессов - патент 2280278 (20.07.2006) |