способ логического дифференцирования аналоговых сигналов, эквивалентных двоичному коду, и устройство для его реализации
Классы МПК: | G06G7/18 для интегрирования или дифференцирования H03M5/18 два уровня симметричны относительно третьего уровня, те балансный биполярный троичный код |
Патентообладатель(и): | Петренко Лев Петрович (UA) |
Приоритеты: |
подача заявки:
2006-12-15 публикация патента:
10.07.2009 |
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является расширение функциональных возможностей. Устройство содержит четыре элемента И, два элемента ИЛИ, три элемента НЕ. 3 ил.
Формула изобретения
Функциональная структура логического дифференцирования аргументов аналоговых сигналов, эквивалентных двоичному коду, условно «i» разряд которого содержит две логические функции и функцию f1(&)-И, первая функциональная связь функции f1(&)-И является выходной функциональной связью логической функции функциональная входная связь которой является входом приема аналогового сигнала ni «i» разряда, отличающаяся тем, что в условно «i» разряд введены три дополнительные логические функции f2(&)-И, f3(&)-И, f4(&)-И и две логические функции f1 (})-ИЛИ и f2(})-ИЛИ, при этом функциональные связи в функциональной структуре логического дифференцирования выполнены в соответствии с математической моделью вида
Описание изобретения к патенту
Класс G06G7/18 для интегрирования или дифференцирования
Класс H03M5/18 два уровня симметричны относительно третьего уровня, те балансный биполярный троичный код