устройство обработки двухмерных и трехмерных изображений

Классы МПК:G06T1/00 Обработка данных изображения общего применения
G06F15/173 с использованием сети связи, например, соединение по схеме матрицы, смешанное соединение, соединение по схеме пирамиды, звезды, снежинки
Автор(ы):,
Патентообладатель(и):Бимаков Валерий Александрович (RU)
Приоритеты:
подача заявки:
2008-03-28
публикация патента:

Изобретение относится к вычислительной технике и предназначено для решения задач обработки двухмерных и трехмерных изображений. Может быть применено в стационарных и бортовых системах технического зрения, в устройствах управления автономными роботами, в обрабатывающих станках с программным управлением, в системах автоматизированного проектирования. Технический результат заключается в повышении скорости и точности обработки плоских и пространственных изображений, снижении энергопотребления. Для этого в устройстве, содержащем блок управления, матрицу А×А×А одноразрядных процессоров, матрицу А×А одноразрядных узлов памяти изображений, А 3-входовый узел определения объема, А3-входовый формирователь кода заполнения бинарного изображения А×А×А, матрицу А×А одноразрядных коммутаторов внутрислойного перемещения, увеличено число межпроцессорных связей внутри матрицы А×А×А, в результате при выполнении наиболее часто используемых команд поворота на угол некратный 90° вокруг центра бинарного изображения А×А×А поворачивается содержимое не одного слоя А×А×1 этого бинарного изображения, а содержимое всех его слоев A×A×1. 14 ил., 1 табл. устройство обработки двухмерных и трехмерных изображений, патент № 2376637

устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637

Формула изобретения

Устройство обработки двухмерных и трехмерных изображений, содержащее блок управления, матрицу А×А×А одноразрядных процессоров, имеющую матрицу А×А внешних входов и матрицу А×А внешних выходов, процессоры матрицы А×А×А взаимно однозначно соответствуют кубикам 1×1×1 куба А×А×А или квадратикам 1×1 квадрата устройство обработки двухмерных и трехмерных изображений, патент № 2376637 , а также матрицу А×А одноразрядных узлов памяти изображений, совмещенные входы-выходы которой соединены с одноименными внешними входами матрицы А×А×А процессоров, А3-входовый узел определения объема, А3-входовый формирователь кода заполнения бинарного изображения А×А×А, матрицу А×А одноразрядных коммутаторов внутрислойного перемещения, каждый из которых имеет один вход, соединенный с одноименным выходом матрицы А×А×А процессоров и четыре выхода, соединенных с соответствующими входами матрицы А×А×А процессоров, каждый (i,j,k)-й процессор матрицы А×А×А, где i=1устройство обработки двухмерных и трехмерных изображений, патент № 2376637 A, j=1устройство обработки двухмерных и трехмерных изображений, патент № 2376637 A, k=1устройство обработки двухмерных и трехмерных изображений, патент № 2376637 A, содержит (i,j,k)-й одноразрядный узел локальной памяти, (i,j,k)-й мультиплексор, выход которого соединен с информационным входом (i,j,k)-го узла локальной памяти, (i,j,k)-й первый регистр-триггер, (i,j,k)-й второй регистр-триггер, (i,j,k)-й третий регистр-триггер и (i,j,k)-й арифметико-логический узел, входы которого соединены с выходами (i,j,k)-го первого и (i,j,k)-го второго регистров-триггеров, а выходы соединены с первым и вторым входами (i,j,k)-го мультиплексора, третий вход (i,j,k)-го мультиплексора соединен с выходом (i,j,k)-го первого регистра-триггера, четвертый вход (i,j,k)-го мультиплексора соединен с выходом первого регистра-триггера (i-l,j,k)-го процессора, чей кубик 1×1×1 удален от кубика 1×1×1 (i,j,k)-го процессора на один шаг в направлении, противоположном оси Ох и параллельном ребру куба А×А×А и, где О - центр куба А×А×А, пятый вход (i,j,k)-го мультиплексора соединен с выходом первого регистра-триггера того процессора, чей кубик 1×1×1 отображается в кубик 1×1×1 (i,j,k)-го процессора при повороте на 90° вокруг оси Ох, шестой вход (i,j,k)-го мультиплексора соединен с выходом первого регистра-триггера того процессора, чей кубик 1×1×1 отображается в кубик 1×1×1 (i,j,k)-го процессора при повороте на 90° вокруг оси Оу, расположенной перпендикулярно оси Ох и направленной параллельно другому ребру куба А×А×А, каждый (i,j,k)-й вход узла определения объема соединен с выходом третьего (i,j,k)-го регистра-триггера, блок управления содержит центральный процессор с регистром микрослова и память программ и данных, отличающееся тем, что в каждом (i,j,k)-м процессоре матрицы А×А×А введен (i,j,k)-й двухвходовый ключ, информационный вход которого соединен с выходом (i,j,k)-го мультиплексора, управляющий вход соединен с выходом введенного двухтактного триггера, а выход соединен с входом (i,j,k)-го узла локальной памяти, вход и выход которого совмещены и выполнены в виде одного проводника, введен (i,j,k)-й четвертый регистр-триггер, выход которого соединен с (i,j,k)-м входом формирователя кода заполнения бинарного изображения А×А×А, информационный вход соединен с совмещенным входом-выходом (i,j,k)-й локальной памяти, управляющий вход соединен с выходом дополнительно введенной двухвходовой схемы И, информационный вход которой соединен с выходом дополнительно введенного разряда регистра микрослова, в каждом (i,j,k)-м многовходовом мультиплексоре введены седьмой информационный вход, соединенный с выходом (i-S,j,k)-го первого регистра-триггера, и восьмой информационный вход, соединенный с выходом первого регистра-триггера того процессора, чей квадратик 1×1 при повороте квадрата устройство обработки двухмерных и трехмерных изображений, патент № 2376637 отображается в квадратик 1×1 (i,j,k)-го процессора, а также девятый информационный вход, соединенный с выходом двухвходовой комбинационной схемы «запрет по первому входу», дополнительно введенной в состав (i,j,k)-го арифметико-логический узла, первый вход которой соединен с выходом (i,j,k)-го первого регистра-триггера, второй вход соединен с выходом (i,j,k)-го второго регистра-триггера, дополнительно введены S-1 матриц А×А внешних входов матрицы А×А×А, каждый (j,k)-й вход v-й матрицы А×А внешних входов, где v=1, устройство обработки двухмерных и трехмерных изображений, патент № 2376637 , S, соединен с седьмым входом (v,j,k)-го многовходового мультиплексора, дополнительно введены S-1 матриц А×А одноразрядных коммутаторов внутрислойного перемещения, входы каждой v-й матрицы А×А одноразрядных коммутаторов внутрислойного перемещения соединены с одноименными выходами первых регистров-триггеров процессоров, образующих по направлению Ox (A-S+v)-й слой А×А×1 матрицы А×А×А процессоров, выходы v-й матрицы А×А одноразрядных коммутаторов внутрислойного перемещения соединены с v-й матрицей А×А внешних входов матрицы А×А×А процессоров, дополнительно введены S-1 матриц А×А одноразрядных узлов памяти изображений, совмещенные входы-выходы каждой v-й матрицы А×А одноразрядных узлов памяти изображений взаимно однозначно соединены с v-й матрицей А×А внешних входов матрицы А×А×А, в каждом (i,j,k)-м многовходовом мультиплексоре для каждого аппаратно-реализуемого дискретизирующего отображения, моделирующего преобразование f:R3 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 R3 поворота, переноса или симметрии, введен дополнительный информационный вход, соединенный с выходом первого регистра-триггера того процессора матрицы А×А×А, чей соответствующий кубик 1×1×1 при моделировании указанного преобразования отображается в кубик 1×1×1, соответствующий (i,j,k)-му процессору.

Описание изобретения к патенту

Текст описания приведен в факсимильном виде. устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637 устройство обработки двухмерных и трехмерных изображений, патент № 2376637

Класс G06T1/00 Обработка данных изображения общего применения

система оповещения о программной ошибке и недостатке эффективности -  патент 2527208 (27.08.2014)
устройство обработки изображения и способ управления устройством обработки изображения -  патент 2527198 (27.08.2014)
устройство формирования изображений, система формирования изображений, способ управления устройством и системой и программа -  патент 2527076 (27.08.2014)
устройство фильтрации динамических цифровых изображений в условиях ограниченного объема априорных данных -  патент 2522043 (10.07.2014)
двойная буферизация в режиме транзакции для визуализации графического интерфейса пользователя -  патент 2519034 (10.06.2014)
устройство составления изображений -  патент 2517266 (27.05.2014)
многоуровневое стохастическое псевдосмешение с подавлением шума путем последовательного осреднения с использованием шаблонов -  патент 2511574 (10.04.2014)
устройство для внедрения водяного знака в информационное представление, детектор для обнаружения водяного знака в информационном представлении, способ и компьютерная программа -  патент 2510078 (20.03.2014)
устройство для нанесения макияжа на лицо и способ нанесения макияжа с его использованием -  патент 2509330 (10.03.2014)
устройство обработки изображения, способ обработки изображения и система передачи данных -  патент 2507584 (20.02.2014)

Класс G06F15/173 с использованием сети связи, например, соединение по схеме матрицы, смешанное соединение, соединение по схеме пирамиды, звезды, снежинки

способ защищенного распространения мультимедийной информации посредством развертывания децентрализованной сети типа peer-to-peer и децентрализованная сеть для осуществления способа -  патент 2519470 (10.06.2014)
система цифровой оперативно-технологической связи железнодорожного транспорта -  патент 2497187 (27.10.2013)
способ взаимодействия терминального устройства клиента с сервером по сети интернет с повышенным уровнем защиты от ddos атак и система для реализации способа -  патент 2496136 (20.10.2013)
способы для автоматической идентификации участников для события мультимедийной конференц-связи -  патент 2488227 (20.07.2013)
способ обработки данных, узел-маршрутизатор и носитель информации -  патент 2487401 (10.07.2013)
способ построения иерархической системы сетевого взаимодействия виртуальных рабочих мест -  патент 2486584 (27.06.2013)
система сбора данных -  патент 2485582 (20.06.2013)
клиент для рабочего стола, клиентская платформа и игровой объект в системе многопользовательских сетевых игр для рабочего стола -  патент 2482537 (20.05.2013)
способ распространения мультимедийной информации посредством развертывания децентрализованной сети типа peer-to-peer и децентрализованная сеть для осуществления способа -  патент 2465638 (27.10.2012)
система управления с прогнозируемым временем отклика полевого устройства по беспроводной сети -  патент 2447493 (10.04.2012)
Наверх