функциональная структура условно "i" разряда параллельного сумматора троичной системы счисления f(+1,0,-1) в ее позиционно-знаковом формате f(+/-)
Классы МПК: | G06F7/505 в параллельном режиме по битам, те с отдельной схемой передачи данных для каждого машинного числа |
Патентообладатель(и): | Петренко Лев Петрович (UA) |
Приоритеты: |
подача заявки:
2008-04-29 публикация патента:
27.01.2010 |
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия устройства. Каждый разряд сумматора выполнен в виде двух эквивалентных по структуре каналов - положительного и условно отрицательного каналов суммирования слагаемых. В одном из вариантов реализации каждый канал включает четыре логических элемента ИЛИ, три логических элемента ИЛИ-НЕ, шесть логических элементов И, логический элемент И-НЕ. 2 н.п. ф-лы, 9 ил.
Формула изобретения
1. Функциональная структура условно «i» разряда параллельного сумматора троичной системы счисления f(+l,0,-l) в ее позиционно-знаковом формате f(+/-), в которой условно «i» разряд выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования аргументов слагаемых ±[ni] и ±[mi ] позиционно-знакового формата
f(+/-), в которой положительный канал суммирования включает входные логические функции f 1(})-ИЛИ и f1(&)-И-HE, в которых функциональные входные связи являются входными связями сумматора для приема положительных входных аргументов +ni; и +mi, а функциональные выходные их связи, которые соответствуют положительному аргументу первой промежуточной сумме и второй промежуточной сумме с измененным уровнем аналогового сигнала, являются функциональными входными связями логической функции f2(&)-И, в которой функциональная выходная связь является функциональной выходной связью сумматора, формирующая преобразованный аргумент при этом условно «i» разряд положительного канала сумматора включает логическую функцию f3(&)-И, функциональные входные связи являются функциональными входными связями канала, и выходную логическую функцию f4(})-ИЛИ, в которой функциональная выходная связь является выходной функциональной связью канала для формирования результирующей суммы +Si , а ее функциональная входная связь является функциональной выходной связью логической функции f4(&)-И, положительный канал сумматора также включает логические функции f1 (&)-И, f5(&)-И, f6(&)-И и логическую функцию f3(})-ИЛИ, в которой функциональная выходная связь является функциональной выходной связью канала для формирования преобразованного аргумента отличающаяся тем, что в условно «i» разряд положительного канала суммирования введены логические функции f1(} &)-ИЛИ-НЕ,
f2(}&)-ИЛИ-НЕ, f3(}&)-ИЛИ-НЕ и логическая функция f 2(})-ИЛИ, при этом функциональные входные связи в положительном канале функциональной структуре параллельного сумматора выполнены в соответствии с математической моделью вида
2. Функциональная структура условно «i» разряда параллельного сумматора троичной системы счисления f(+l,0,-l) в ее позиционно-знаковом формате f(+/-), в которой условно «i» разряд выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования аргументов слагаемых ±[ni] и ±[mi ] позиционно-знакового формата f(+/-), в которой положительный канал суммирования «i» разряда включает логические функции fi(&)-И-HE, в которой две функциональные входные связи являются входными связями канала сумматора для приема положительных входных аргументов +ni и +mi, a функциональная выходная связь формирует положительный аргумент второй промежуточной суммы положительный канал также включает логические функции f1(})-ИЛИ, функциональные входные связи являются функциональными входными связями канала, включает логические функции f2 (})-ИЛИ, f4(})-ИЛИ, f5(})-ИЛИ, логическую функцию f1(&)-И, в которой две функциональные входные связи являются входными связями канала сумматора, включает логические функции f2(&)-И, f3(& )-И-НЕ, f4(&)-И-HE, f2(&)-И, отличающаяся тем, что в условно «i» разряд положительного канала суммирования введены логические функции f3(})-ИЛИ, f1(}&)-ИЛИ-НЕ и f2(}& )-ИЛИ-НЕ, при этом функциональные входные связи в положительном канале функциональной структуры параллельного сумматора выполнены в соответствии с математической моделью вида
Описание изобретения к патенту
Класс G06F7/505 в параллельном режиме по битам, те с отдельной схемой передачи данных для каждого машинного числа