аналоговый перемножитель напряжений с низковольтным питанием
Классы МПК: | H03F3/45 дифференциальные усилители G06G7/16 для умножения или деления |
Автор(ы): | Прокопенко Николай Николаевич (RU), Будяков Петр Сергеевич (RU), Серебряков Александр Игоревич (RU) |
Патентообладатель(и): | Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU) |
Приоритеты: |
подача заявки:
2010-02-02 публикация патента:
20.05.2011 |
Изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, а также в системах фазовой автоподстройки и умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого зависит от уровня сигнала управления. Технический результат: снижение напряжения питания до ±0,9÷1 В. Аналоговый перемножитель напряжений содержит первый (1) (uх) и второй (2) противофазные источники входного напряжения канала «X», первый (3) (uу) и второй (4) противофазные источники входного напряжения канала «Y», первый (5) и второй (6) входные транзисторы, эмиттеры которых объединены и подключены к первому (7) токостабилизирующему двухполюснику, связанному вторым выводом с первым (8) источником напряжения питания, третий (9) и четвертый (10) входные транзисторы, эмиттеры которых объединены и подключены ко второму (11) токостабилизирующему двухполюснику, связанному вторым выводом с первым (8) источником питания, цепь нагрузки (12), связанную со вторым (13) источником питания, а также первым (14) и вторым (15) выходами устройства, коллекторы первого (5) и третьего (9) входных транзисторов подключены к первому (14) выходу устройства, коллекторы второго (6) и четвертого (10) входных транзисторов соединены со вторым (15) выходом устройства, причем базы второго (6) и третьего (9) входных транзисторов объединены, а база первого (5) входного транзистора соединена с первым (1) (uх) источником входного напряжения канала «X». В схему введены пятый (16), шестой (17), седьмой (18) и восьмой (19) входные транзисторы, эмиттеры пятого (16) и шестого (17) входных транзисторов через третий (20) токостабилизирующий двухполюсник связаны с первым (8) источником питания, эмиттеры седьмого (18) и восьмого (19) входных транзисторов через четвертый (21) токостабилизирующий двухполюсник соединены с первым (8) источником питания, базы второго (6) и третьего (9) входных транзисторов подключены к первому (3) источнику входного напряжения uy канала «Y», базы шестого (17) и седьмого (18) входных транзисторов объединены и подключены ко второму (4) источнику противофазного входного напряжения канала «Y», база пятого (16) входного транзистора подключена к базе первого (5) входного транзистора, база восьмого (19) входного транзистора соединена с базой четвертого (10) входного транзистора и вторым (2) источником противофазного входного напряжения канала «X», коллекторы пятого (16) и седьмого (18) входных транзисторов подключены ко второму (15) выходу устройства, коллекторы шестого (17) и восьмого (19) входных транзисторов соединены с первым (14) выходом устройства. 3 з.п. ф-лы, 8 ил.
Формула изобретения
1. Аналоговый перемножитель напряжений с низковольтным напряжением питания, содержащий первый (1) (ux) и второй (2) противофазные источники входного напряжения канала «X», первый (3) (uy) и второй (4) противофазные источники входного напряжения канала «Y», первый (5) и второй (6) входные транзисторы, эмиттеры которых объединены и подключены к первому (7) токостабилизирующему двухполюснику, связанному вторым выводом с первым (8) источником напряжения питания, третей (9) и четвертый (10) входные транзисторы, эмиттеры которых объединены и подключены ко второму (11) токостабилизирующему двухполюснику, связанному вторым выводом с первым (8) источником питания, цепь нагрузки (12), связанную со вторым (13) источником питания, а также первым (14) и вторым (15) выходами устройства, коллекторы первого (5) и третьего (9) входных транзисторов подключены к первому (14) выходу устройства, коллекторы второго (6) и четвертого (10) входных транзисторов соединены со вторым (15) выходом устройства, причем базы второго (6) и третьего (9) входных транзисторов объединены, а база первого (5) входного транзистора соединена с первым (1) (ux) источником входного напряжения канала «X», отличающийся тем, что в схему введены пятый (16), шестой (17), седьмой (18) и восьмой (19) входные транзисторы, эмиттер пятого (16) и шестого (17) входных транзисторов через третий (20) токостабилизирующий двухполюсник связаны с первым (8) источником питания, эмиттеры седьмого (18) и восьмого (19) входных транзисторов через четвертый (21) токостабилизирующий двухполюсник соединены с первым (8) источником питания, базы второго (6) и третьего (9) входных транзисторов подключены к первому (3) источнику входного напряжения u y канала «Y», базы шестого (17) и седьмого (18) входных транзисторов объединены и подключены ко второму (4) источнику противофазного входного напряжения канала «Y», база пятого (16) входного транзистора подключена к базе первого (5) входного транзистора, база восьмого (19) входного транзистора соединена с базой четвертого (10) входного транзистора и вторым (2) источником противофазного входного напряжения канала «X», коллекторы пятого (16) и седьмого (18) входных транзисторов подключены ко второму (15) выходу устройства, коллекторы шестого (17) и восьмого (19) входных транзисторов соединены с первым (14) выходом устройства.
2. Аналоговый перемножитель напряжений с низковольтным напряжением питания по п.1, отличающийся тем, что площади эмиттерных p-n переходов второго (6), третьего (9), шестого (17) и седьмого (18) входных транзисторов в N 2 раз больше площадей эмиттерных p-n переходов первого (5), четвертого (10), пятого (16) и восьмого (19) входных транзисторов.
3. Аналоговый перемножитель напряжений с низковольтным напряжением питания по п.2, отличающийся тем, что отношение площадей транзисторов равно 16 единицам (N=16).
4. Аналоговый перемножитель напряжений с низковольтным напряжением питания по п.1, отличающийся тем, что в качестве первого (7), второго (11), третьего (20) и четвертого (21) токостабилизирующих двухполюсников используются резисторы.
Описание изобретения к патенту
Предлагаемое изобретение относится к области радиотехники и связи и может быть использовано в устройствах автоматической регулировки усиления, фазовых детекторах и модуляторах, а также в системах фазовой автоподстройки и умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого зависит от уровня сигнала управления.
Аналоговый перемножитель (АПН) является базовым узлом современных систем приема и обработки сигналов ВЧ- и СВЧ-диапазонов, аналоговой вычислительной и измерительной техники, позволяет решать задачи выделения разностной частоты, аттенюации сигналов. АПН является неотъемлемым звеном квадратурных модуляторов и демодуляторов, а также синхронных фильтров. Высоколинейный широкополосный АПН может служить базовой ячейкой нелинейных СФ-блоков систем на кристалле.
Аналоговый перемножитель напряжений (АПН) современных систем связи и телекоммуникаций реализуется в основном на базе перемножающей ячейки Джильберта, которая совершенствовалась в более чем 50 патентах ведущих микроэлектронных фирм (смотри, например, [1-16]).
На основе ячейки Джильберта реализуются не только перемножители напряжений, но и управляемые усилители и смесители (миксеры) сигналов ВЧ- и СВЧ-диапазонов, удвоители частоты. В этом смысле АПН является базовым функциональным узлом современной микроэлектроники, определяющим качественные показатели многих систем связи.
Предлагаемое изобретение относится к данному классу устройств.
Ближайшим прототипом заявляемого устройства является аналоговый перемножитель, представленный в патенте фирмы Texas Instruments Inc. US № 7.024.448, fig.2, содержащий первый 1 (ux) и второй 2 противофазные источники входного напряжения канала «X», первый 3 (uy) и второй 4 противофазные источники входного напряжения канала «Y», первый 5 и второй 6 входные транзисторы, эмиттеры которых объединены и подключены к первому 7 токостабилизирующему двухполюснику, связанному вторым выводом с первым 8 источником напряжения питания, третий 9 и четвертый 10 входные транзисторы, эмиттеры которых объединены и подключены ко второму 11 токостабилизирующему двухполюснику, связанному вторым выводом с первым 8 источником питания, цепь нагрузки 12, связанную со вторым 13 источником питания, а также первым 14 и вторым 15 выходами устройства, коллекторы первого 5 и третьего 9 входных транзисторов подключены к первому 14 выходу устройства, коллекторы второго 6 и четвертого 10 входных транзисторов соединены со вторым 15 выходом устройства, причем базы второго 6 и третьего 9 входных транзисторов объединены, а база первого 5 входного транзистора соединена с первым 1 (ux) источником входного напряжения канала «X».
Существенный недостаток известного перемножителя напряжений состоит в том, что он неработоспособен при малых напряжениях питания (например, ±1 В). Это связано с «двухъярусной» архитектурой АПН-прототипа.
Основная задача предлагаемого изобретения состоит в снижении напряжения питания до ±0,9÷1 В.
Первая дополнительная цель - расширение частотного диапазона за счет исключения из структуры АПН управляемых источников тока канала «Y», которые реализуются в известной схеме на четырех транзисторах. Такое количество инерционных активных элементов сказывается на частотном диапазоне АПН.
Вторая дополнительная цель - «привязка» источников входного напряжения ux и uy к общей шине источника питания. Решение этой задачи существенно упрощает согласование АПН по входам с источниками сигналов ux и uy , которые могут подаваться относительно общей шины без цепей смещения статического режима, влияющих на стабильность нулевого уровня АПН.
Поставленные цели достигаются тем, что в АПН, содержащем первый 1 (ux) и второй 2 противофазные источники входного напряжения канала «X», первый 3 (uy) и второй 4 противофазные источники входного напряжения канала «Y», первый 5 и второй 6 входные транзисторы, эмиттеры которых объединены и подключены к первому 7 токостабилизирующему двухполюснику, связанному вторым выводом с первым 8 источником напряжения питания, третий 9 и четвертый 10 входные транзисторы, эмиттеры которых объединены и подключены ко второму 11 токостабилизирующему двухполюснику, связанному вторым выводом с первым 8 источником питания, цепь нагрузки 12, связанную со вторым 13 источником питания, а также первым 14 и вторым 15 выходами устройства, коллекторы первого 5 и третьего 9 входных транзисторов подключены к первому 14 выходу устройства, коллекторы второго 6 и четвертого 10 входных транзисторов соединены со вторым 15 выходом устройства, причем базы второго 6 и третьего 9 входных транзисторов объединены, а база первого 5 входного транзистора соединена с первым 1 (ux) источником входного напряжения канала «X», предусмотрены новые элементы и связи - в схему введены пятый 16, шестой 17, седьмой 18 и восьмой 19 входные транзисторы, эмиттеры пятого 16 и шестого 17 входных транзисторов через третий 20 токостабилизирующий двухполюсник связаны с первым 8 источником питания, эмиттеры седьмого 18 и восьмого 19 входных транзисторов через четвертый 21 токостабилизирующий двухполюсник соединены с первым 8 источником питания, базы второго 6 и третьего 9 входных транзисторов подключены к первому 3 источнику входного напряжения uy канала «Y», базы шестого 17 и седьмого 18 входных транзисторов объединены и подключены ко второму 4 источнику противофазного входного напряжения канала «Y», база пятого 16 входного транзистора подключена к базе первого 5 входного транзистора, база восьмого 19 входного транзистора соединена с базой четвертого 10 входного транзистора и вторым 2 источником противофазного входного напряжения канала «X», коллекторы пятого 16 и седьмого 18 входных транзисторов подключены ко второму 15 выходу устройства, коллекторы шестого 17 и восьмого 19 входных транзисторов соединены с первым 14 выходом устройства.
На фиг.1 показана схема АПН-прототипа, а на фиг.2 - схема заявляемого АПН в соответствии с п.1, п.2, п.3 и п.4 формулы изобретения.
На фиг.3-фиг.4 приведена схема АПН фиг.2 и ее статический режим в среде компьютерного моделирования Cadance на моделях интегральных транзисторов IHP, а на фиг.5 показана зависимость модуля ее коэффициента усиления по напряжению Ku=uвых/ux от уровня напряжения управления uy=Uvar. Такой режим измерения Ku характеризует применение заявляемого АПН в качестве управляемого усилителя.
На фиг.6 приведены результаты компьютерного моделирования схемы фиг.3 для случая перемножения двух напряжений ux и u y. Эти графики показывают, что заявляемый АПН является четырехквадрантным перемножителем.
На фиг.7 показана зависимость выходного напряжения АПН фиг.3 при работе с сигналами ux=10 мВ, fx=1 ГГц и uy=40 мВ, fy=10 мГц.
Спектр выходного напряжения АПН фиг.3, соответствующий фиг.7, приведен на фиг.8.
Заявляемый АПН по фиг.2 содержит первый 1 (ux) и второй 2 противофазные источники входного напряжения канала «X», первый 3 (uy) и второй 4 противофазные источники входного напряжения канала «Y», первый 5 и второй 6 входные транзисторы, эмиттеры которых объединены и подключены к первому 7 токостабилизирующему двухполюснику, связанному вторым выводом с первым 8 источником напряжения питания, третий 9 и четвертый 10 входные транзисторы, эмиттеры которых объединены и подключены ко второму 11 токостабилизирующему двухполюснику, связанному вторым выводом с первым 8 источником питания, цепь нагрузки 12, связанную со вторым 13 источником питания, а также первым 14 и вторым 15 выходами устройства, коллекторы первого 5 и третьего 9 входных транзисторов подключены к первому 14 выходу устройства, коллекторы второго 6 и четвертого 10 входных транзисторов соединены со вторым 15 выходом устройства, причем базы второго 6 и третьего 9 входных транзисторов объединены, а база первого 5 входного транзистора соединена с первым 1 (ux) источником входного напряжения канала «X». В схему введены пятый 16, шестой 17, седьмой 18 и восьмой 19 входные транзисторы, эмиттеры пятого 16 и шестого 17 входных транзисторов через третий 20 токостабилизирующий двухполюсник связаны с первым 8 источником питания, эмиттеры седьмого 18 и восьмого 19 входных транзисторов через четвертый 21 токостабилизирующий двухполюсник соединены с первым 8 источником питания, базы второго 6 и третьего 9 входных транзисторов подключены к первому 3 источнику входного напряжения uy канала «Y», базы шестого 17 и седьмого 18 входных транзисторов объединены и подключены ко второму 4 источнику противофазного входного напряжения канала «Y», база пятого 16 входного транзистора подключена к базе первого 5 входного транзистора, база восьмого 19 входного транзистора соединена с базой четвертого 10 входного транзистора и вторым 2 источником противофазного входного напряжения канала «X», коллекторы пятого 16 и седьмого 18 входных транзисторов подключены ко второму 15 выходу устройства, коллекторы шестого 17 и восьмого 19 входных транзисторов соединены с первым 14 выходом устройства. В частном случае цепь нагрузки 12 содержит резисторы 22 и 23.
В схеме по фиг.2 в соответствии с п.2 формулы изобретения площади эмиттерных p-n переходов второго 6, третьего 9, шестого 17 и седьмого 18 входных транзисторов в N раз больше площадей эмиттерных p-n переходов первого 5, четвертого 10, пятого 16 и восьмого 19 входных транзисторов.
Причем в соответствии с п.3 формулы изобретения отношение площадей транзисторов N рекомендуется выбирать равным 16 единицам (т.е. N=16). Это одно из принципиальных условий обеспечения работоспособности устройства.
Кроме этого в схеме по фиг.2 в соответствии с п.4 формулы изобретения в качестве первого 7, второго 11, третьего 20 и четвертого 21 токостабилизирующих двухполюсников используются резисторы.
Рассмотрим работу АПН по фиг.2.
Статический режим по току входных транзисторов 5, 6, 9, 10 (верхний канал усиления) и 16, 17, 18 и 19 (нижний канал усиления) устанавливается токостабилизирующими двухполюсниками 7, 11, 20 и 21. В частном случае данные двухполюсники могут быть резисторами. В схемах АПН, имеющих напряжения первого 8 и второго 13 источников питания более 1,5÷1,6 В, в качестве этих токостабилизирующих двухполюсников можно использовать классические транзисторные стабилизаторы тока или токовые зеркала, описанные в технической литературе.
Напряжение на выходах 14 и 15 АПН по фиг.2 зависит от токов, протекающих в резисторах нагрузки 22 и 23. В свою очередь, переменные токи через эти резисторы формируются входными транзисторами 5, 6, 9, 10 (верхний канал усиления) и входными транзисторами 16, 17, 18 и 19 (нижний канал усиления). Причем эти токи имеют несколько составляющих:
, - переменные токи, пропорциональные ux, формируемые верхним каналом усиления на входных транзисторах 5, 6, 9, 10;
, - переменные токи, пропорциональные uх, формируемые нижним каналом усиления на входных транзисторах 16, 17, 18, 19;
- переменные токи, зависящие от сигнала управления u y транзисторами верхнего канала усиления (элементы 5, 6, 9, 10);
- переменные токи, зависящие от сигнала управления транзисторами нижнего канала усиления (элементы 16, 17, 18, 19).
Численные значения токов , , , определяются сопротивлениями эмиттерных переходов соответствующих транзисторов, которые управляются напряжениями uy и . При этом увеличение положительного напряжения источника 3 входного напряжения канала «Y» uy вызывает уменьшение коэффициентов передачи сигналов ux (1) и (2) со входов Bx.x1 и Вх.х2 канала «X» через входные транзисторы 5, 6, 9, 10 (верхний канал усиления) в цепь нагрузки, а увеличение отрицательного напряжения источника сигнала (4) приводит к увеличению противофазной передачи ux (1) и (2) через транзисторы 16, 17, 18, 19 в цепь нагрузки (12) по нижнему каналу усиления. Если , то передача uх и х на выход будет близка к нулю.
Данные зависимости подтверждаются графиками фиг.5, фиг.6, которые свидетельствуют о том, что заявляемое устройство по фиг.2 является аналоговым перемножителем малых сигналов uх и u y (фиг.6).
Для расширения рабочего диапазона изменения ux и uy следует использовать предварительное логарифмирование этих сигналов, которое применяется в традиционных схемах перемножителей на основе ячейки Джильберта.
Первая существенная особенность заявляемого устройства состоит в том, что площади эмиттерных переходов входных транзисторов 6, 9, 17 и 19 в N раз превышают площади эмиттерных переходов входных транзисторов 5, 10, 16, 20. При N=16 и uy=0 коэффициенты передачи ux и uy в цепь нагрузки через транзисторы 5, 6, 9, 10 (верхний канал) и транзисторы 16, 17, 19, 20 (нижний канал) одинаковы и составляют примерно половину от максимального значения коэффициентов передачи по этим каналам. Если N 16, то коэффициенты передачи этих каналов при uy =0 оказываются неодинаковы, что приводит к несимметрии характеристики управления (фиг.6) и снижению допустимых амплитуд перемножаемых напряжений. При N=1, так же как и при. N>>1, схема по фиг.2 теряет свойства перемножителя напряжений ux и u y. Таким образом, следует подчеркнуть, что оптимальная работоспособность схемы по фиг.2 обеспечивается только в случае, когда N 16.
Вторая существенная особенность схемы по фиг.2, обязательная для любых перемножителей, состоит в том, что передача напряжений источников 3 и 4 uy и в цепь нагрузки 12 близка к нулю. То есть сигнал u y подавляется в заявляемом устройстве, причем это подавление обеспечивается в верхнем канале (транзисторы 5, 6, 9, 10) независимо от подавления в нижнем канале (транзисторы 16, 17, 18, 19). Данное свойство схемы допускает некоторую асимметрию амплитуд u y и без существенного ухудшения точности перемножения.
Действительно, для суммирующих точек 1 и 2, а также 3 и 4 в схеме фиг.2 выполняются условия:
Следовательно, сигнал управления u y отсутствует в нагрузке, что характерно для перемножителей напряжения.
Спектр выходных сигналов при перемножении ux и uy с частотой 1 ГГц и 10 мГц приведен на фиг.8, которая показывает, что в выходном сигнале практически отсутствуют первые гармоники входных сигналов fx и fy. Данное свойство характерно для перемножителей напряжения.
Анализ предельных значений минимального напряжения питания показывает, что при малых амплитудах выходного напряжения в АПН по фиг.2 ( мВ) напряжения В. Отрицательное напряжение питания при использовании известных способов стабилизации может принимать значение B. Таким образом, общее напряжение питания АПН по фиг.2 В, что недостижимо в АПН-прототипе.
Таким образом, предлагаемое устройство выполняет функции перемножителя сигналов, может работать при малых напряжениях питания, обеспечивает более широкий диапазон рабочих частот и не требует входных цепей, согласующих статический режим, отрицательно влияющих на стабильность нуля АПН.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Патент US 7.024.448, fig.2.
2. Патент US 5.157.350, fig.2.
3. Патент US 5.877.974, fig.4.
4. Патент US 5.886.916, fig.2.
5. Патент US 3.689.752.
6. Патент US 5.684.419, fig.3.
7. Патент US 4.458.211.
8. Патент US 4.572.975.
9. Патент US 5.889.425.
10. Патент US 5.331.289, fig.1.
11. Патент US 5.914.639, fig.4.
12. Патент US 6.111.463, fig.11.
13. Патент US 5.886.560, fig.1.
14. Патентная заявка US 2006/0232334, fig.1.
15. Патент JP 53-25780, кл. 98 (5).
16. Патент ЕР 917285, fig.1.
Класс H03F3/45 дифференциальные усилители
избирательный усилитель с расширенным частотным диапазоном - патент 2525744 (20.08.2014) | |
мультидифференциальный операционный усилитель - патент 2523124 (20.07.2014) | |
управляемый избирательный усилитель - патент 2520418 (27.06.2014) | |
составной транзистор - патент 2519563 (10.06.2014) | |
избирательный усилитель - патент 2519558 (10.06.2014) | |
избирательный усилитель - патент 2519446 (10.06.2014) | |
гибридный дифференциальный усилитель - патент 2519373 (10.06.2014) | |
управляемый избирательный усилитель - патент 2519035 (10.06.2014) | |
инструментальный усилитель - патент 2519032 (10.06.2014) | |
дифференциальный операционный усилитель с пассивным параллельным каналом - патент 2517699 (27.05.2014) |
Класс G06G7/16 для умножения или деления