цифровой вычислительный синтезатор для многочастотной телеграфии

Классы МПК:H03L7/00 Автоматическое управление частотой или фазой; синхронизация
Автор(ы):, , , ,
Патентообладатель(и):Государственное образовательное учреждение высшего профессионального образования Марийский государственный технический университет (RU)
Приоритеты:
подача заявки:
2011-07-07
публикация патента:

Изобретение относится к электронно-вычислительной технике и радиотехнике, предназначено для синтеза сигналов многочастотной телеграфии и может быть использовано в современных адаптивных системах связи. Достигаемый технический результат - обеспечение возможности управления частотой выходного сигнала, задавая код начальной частоты и осуществляя сдвиг этого кода на определенное число разрядов. Устройство содержит эталонный генератор 1, блок задержки 2; регистр сдвига 3, цифровой накопитель 4, функциональный преобразователь код-синус 5, цифроаналоговый преобразователь (ЦАП 6), фильтр нижних частот (ФНЧ 7), триггер 8. 1 ил. цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085

цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085

Формула изобретения

Цифровой вычислительный синтезатор для многочастотной телеграфии, содержащий последовательно соединенные эталонный генератор и блок задержки; последовательно соединенные цифроаналоговый преобразователь и фильтр нижних частот, выход которого является аналоговым выходом цифрового вычислительного синтезатора; цифровой накопитель, отличающийся тем, что введены регистр сдвига, триггер, функциональный преобразователь; вход триггера является управляющим входом цифрового вычислительного синтезатора, а вход регистра сдвига является цифровым входом цифрового вычислительного синтезатора, а выход регистра сдвига подключен к входу цифрового накопителя, выход которого подсоединен к входу функционального преобразователя код-синус, выход последнего подключен к входу цифроаналогового преобразователя; выход триггера подключен к управляющему входу регистра сдвига; выходы блока задержки подключены к соответствующим тактовым входам регистра сдвига, цифрового накопителя и цифроаналогового преобразователя.

Описание изобретения к патенту

Изобретение относится к электронно-вычислительной технике и радиотехнике, предназначено для синтеза сигналов многочастотной телеграфии и может быть использовано в современных адаптивных системах связи.

Наиболее близким техническим решением (прототипом) является цифровой синтезатор частот, содержащий генератор тактовых импульсов, блок задержки, первый и второй регистры памяти, счетчик с предварительной установкой, первый цифровой накопитель, второй регистр памяти, второй цифровой накопитель, первый и второй блоки постоянного запоминания, цифроаналоговый преобразователь (ЦАП), фильтр низких частот (ФНЧ), первый и второй цифровые накопители (ЦН) [2].

Однако известные цифровые вычислительные синтезаторы не позволяют синтезировать сигналы многочастотной телеграфии.

Технический результат - обеспечение возможности формирования сигналов многочастотной телеграфии.

Технический результат достигается за счет того, что цифровой вычислительный синтезатор для многочастотной телеграфии содержит последовательно соединенные эталонный генератор и блок задержки; последовательно соединенные цифроаналоговый преобразователь и фильтр нижних частот, выход которого является аналоговым выходом цифрового вычислительного синтезатора; цифровой накопитель, причем новым является то, что введены регистр сдвига, триггер, функциональный преобразователь; вход триггера является управляющим входом цифрового вычислительного синтезатора, а вход регистра сдвига является цифровым входом цифрового вычислительного синтезатора, а выход регистра сдвига подключен к входу цифрового накопителя, выход которого подсоединен к входу функционального преобразователя код-синус, выход последнего подключен к управляющему входу регистра сдвига; выходы блока задержки подключены к соответствующим тактовым входам регистра сдвига, цифрового накопителя и цифроаналогового преобразователя.

Цифровой вычислительный синтезатор (см. фиг.1) содержит последовательно соединенные эталонный генератор 1 и блок задержки 2; последовательно соединенные регистр сдвига 3, цифровой накопитель 4, функциональный преобразователь код-синус 5, цифроаналоговый преобразователь (ЦАП 6), фильтр нижних частот (ФНЧ 7), выход которого является выходом синтезатора; триггер 8, выход которого подключен к управляющему входу регистра сдвига 3, а его вход является управляющим входом ЦВС; выходы блока задержки подключены к соответствующим тактовым входам регистра сдвига, цифрового накопителя и ЦАП, а цифровым входом синтезатора является вход регистра сдвига.

Цифровой вычислительный синтезатор работает следующим образом: эталонный генератор 1 вырабатывает синусоидальный сигнал тактовой частоты, из которого в блоке задержки 2 формируются тактовые импульсы формы «меандр», разнесенные во времени и служащие для синхронизации работы цифрового вычислительного синтезатора.

В момент t0 загружается код Сi в регистр сдвига 3, тогда с каждым последующим тактовым импульсом в цифровом накопителе 4 код фазы цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085 будет изменяться по формуле

цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085

где Т - номер тактового импульса.

Фаза сигнала изменяется в пределах 0цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085 2n, что соответствует изменению фазового угла от 0 до 2цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085 .

Минимальная синтезируемая частота при Сi=1 будет

цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085

где n - разрядность цифрового накопителя.

В функциональном преобразователе 5, который представляет собой блок ПЗУ, записана таблица синусов. Тогда на выходе цифроаналогового преобразователя амплитуда будет изменяться по формуле

цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085

где Um - амплитуда сигнала.

Фильтр нижних частот 7 сглаживает сигнал «ступенчатой» формы и настраивается таким образом, чтобы частота среза была равна fср=ft/2.

Тогда если на триггер 8 в момент времени tm приходит импульс управления сдвигом, то происходит сдвиг влево содержимого регистра сдвига 3, т.е. в регистре сдвига будет код 2Сi.

Тогда амплитуда сигнала на выходе цифрового вычислительного синтезатора будет изменяться по формуле

цифровой вычислительный синтезатор для многочастотной телеграфии, патент № 2452085

Таким образом, в цифровом вычислительном синтезаторе можно управлять частотой выходного сигнала, задавая код начальной частоты в регистре сдвига и осуществляя сдвиг этого кода на определенное число разрядов.

Литература

1. Патент РФ № 2358384, МПК H03L 7/18. Цифровой синтезатор частотно- и фазомодулированных сигналов / Рябов И.В., Юрьев П.М. Заявл. 31.05.2007. Опубл. 10.12.2008. Бюл. № 16. - 6 с.

2. Патент РФ № 2058659, МПК Н03В 19/00. Цифровой синтезатор частот/Рябов И.В., Фищенко П.А. Заявл. 23.09.1993. Опубл. 20.04.1996. Бюл. № 11. - 4 с. (прототип).

Класс H03L7/00 Автоматическое управление частотой или фазой; синхронизация

квантовый стандарт частоты на основе эффекта когерентного пленения населенности -  патент 2529756 (27.09.2014)
устройство и способ и подстройки времени и частоты гетеродина -  патент 2525104 (10.08.2014)
синтезатор частот -  патент 2523188 (20.07.2014)
синтезатор частот с коммутируемыми трактами приведения частоты -  патент 2517424 (27.05.2014)
устройство тактовой синхронизации для преобразования прерывистой информации в непрерывную -  патент 2517269 (27.05.2014)
устройство лазерной оптической накачки квантового дискриминатора -  патент 2516535 (20.05.2014)
устройство подавления боковых лепестков при импульсном сжатии многофазных кодов (варианты) -  патент 2515768 (20.05.2014)
способ генерации выходной частоты цифрового синтезатора прямого синтеза -  патент 2504891 (20.01.2014)
способ формирования частоты и фазы выходного сигнала управляемого генератора блока синхронизации в режиме удержания -  патент 2494535 (27.09.2013)
синтезатор сетки частот на базе контура фапч с компенсацией помех дробности -  патент 2491713 (27.08.2013)
Наверх