способ формирования в "k" "зоне минимизации" результирующего аргумента +1mk сквозной активизации f1( 00)min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики)
Классы МПК: | H03M7/04 в двоичной системе счисления |
Патентообладатель(и): | Петренко Лев Петрович (UA) |
Приоритеты: |
подача заявки:
2012-05-21 публикация патента:
27.12.2013 |
Изобретения относятся к вычислительной технике и могут быть использованы в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, представленными в позиционно-знаковой структуре «Дополнительный код». Техническим результатом является расширение диапазона и увеличение быстродействия преобразования. В одном из вариантов функциональная структура реализована с использованием логических элементов И, ИЛИ, НЕ. 5 н.п. ф-лы.
Формула изобретения
1. Способ формирования в«k» «Зоне минимизации» результирующего аргумента+1mk сквозной активизации f1(00)min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-) - «Дополнительный код» в структуру условно минимизированных позиционно- знаковых аргументов аналоговых сигналов± [mj]fусл(+/-)min, отличающийся тем, что из положительных аргументов аналоговых логических сигналов «-/+»[mj]f(+/-) - «Дополнительный код» формируют последовательные условно «k» «Зоны минимизации» с аргументами (mj+1 )k и (mj)k условно «j+1» и «j» разрядов и выполняют логический анализ их активности как в «k» «Зоне минимизации», так и предыдущих «Зонах минимизации» посредством функциональной структуры f1(00)min сквозной активизации с формированием результирующего аргумента +1mk в «k» «Зоне минимизации», который активизируют, когда одновременно активен аргумент (mj+1 )k&(mj)k условно «j+1» и «j» разрядов «Необходимого условия активизации» функциональной структуры f&( 00)k +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> (mj+1)k&( mj)k в любой предыдущей «Зоне минимизации» и также активны аргументы «Условие активизации +1» структур аргументов f1(01 ,10)j+1 и f2(0,10)j+1 условно «j+1» разряда или структуры аргументов f 1(01,10)j и f2(0 1,0)j условно «j» разряда, которые объединяет функциональная структура f1(01,10) j+1Vf2(0,10)j+1Vf1 (01,10)jVf2(01,0) j +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> 10&01mk в каждой предыдущей «Зоне минимизации», где V - логическая функция объединения; 10&01mk - аргумент «Условия активизации +1», при этом процесс активизации аргумента +1m k функциональной структуры f1(00)min в «Зонах минимизации» выполняют в соответствии с логико-динамическим процессом вида
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-61-s.jpg" BORDER="0">
2. Способ формирования в«k» «Зоне минимизации» результирующего аргумента +1mk сквозной активизации f 1(00)min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-) - «Дополнительный код» в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов±[m j]fусл(+/-)min, отличающийся тем, что результирующий «Аргумент сквозной активизации +1»+1mk формируют в соответствии с математической моделью вида
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-62-s.jpg" BORDER="0">
где &1 - логические функции f1(&)-НЕ;
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-63-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-64-s.jpg" BORDER="0"> - логические функции f4(1,1&)-И и f3(0,1&)-И активизирующие результирующие аргументы (+mj+1)k(01,10) и (+mj+1)k(0,10) условно «j+1» разряда, когда в структуре «-/+»[ mj]f(+/-) - «Дополнительный код» комбинация аргументов в «k» «Зоне минимизации» соответствует условно минимизированным аргументам f1 (01,10)j+1 и f2(0,1 0)j+1;
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-65-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-66-s.jpg" BORDER="0"> - логические функции f2(1,1&)-И и f1(1,0&)-И активизирующие результирующие аргументы (+mj)k(01,10) и (+mj)k(01,0) условно «j» разряда, когда в структуре «-/+»[m j]f(+/-) - «Дополнительный код» комбинация аргументов в «k» «Зоне минимизации» соответствует условно минимизированным аргументам f1(01, 10)j и f2(01,0)j;
где
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-67-s.jpg" BORDER="0"> - логическая функция f1(&)-И;
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-68-s.jpg" BORDER="0"> - логическая функция f1(})-ИЛИ;
«n» - максимальное число «Зон минимизации» в структуре положительных аргументов «-/+»[m j]f(+/-) - «Дополнительный код», позиционно расположенных между «k» «Зоной минимизации» и первой «Зоной минимизации»;
в соответствии с которой из положительных аргументов аналоговых логических сигналов «-/+»[mj]f(+/-) - «Дополнительный код» формируют последовательные условно «k» «Зоны минимизации» с аргументами (mj+1 )k и (mj)k условно «j+1» и «j» разрядов и выполняют логический анализ их активности в «k» «Зоне минимизации» посредством функциональной структуры f1(01,10)j+1Vf 2(0,10)j+1Vf1(01, 10)jVf2(01,0)j +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> 10&01mk с выходной логической функцией f1(})-ИЛИ, при этом преобразованный аргумент 10&01mk активизируют, если в «k» «Зоне минимизации» активизирован будет один из результирующих аргументов (+m j+1)1, (+mj+1 )2, (+mj)1 и (+mj)1 логических функций f4(1,1&)-И, f3( 0,1&)-И, f2(1,1&)-И и f 1(1,0&)-И, соответствующих либо когда в структуре «-/+»[mj]f(+/-) - « Дополнительный код» комбинация аргументов в «k» «Зоне минимизации» соответствует условно минимизированным аргументам f1(01,10)j+1 и f2(0,10)j+1, либо когда в структуре «-/+»[mj]f(+/-) - «Дополнительный код» комбинация аргументов в «k» «Зоне минимизации» соответствует условно минимизированным аргументам f1(01,10)j и f2 (01,0)j, а «Аргумент сквозной активизации +1» +1mk выходной логической функции f2(})-ИЛИ активизируют, когда в ее системе активен либо аргумент (m j+1)k&(mj) k&10&01mk +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> (+1mk)1 «Необходимого условия активизации»&«Условия активизации +1» логической функции f1(&)-И, либо активен любой аргумент (+1mk) 2 - (+1mk)n логических функций f2(&)-И - fk-1(&)-И в любой предыдущей «Зоне минимизации», которые активизируют при условии, что в их системах одновременно активны все аргументы 10&01mk - 10&01 mk-5 «Условие активизации + 1» всех предыдущих «Зон минимизации».
3. Функциональная структура формирования в«k» «Зоне минимизации» результирующего аргумента+1 mk сквозной активизации f1(00 )min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[ mj]f(+/-) - «Дополнительный код» в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов±[mj ]fусл(+/-)min, отличающаяся тем, что в структуру введены логические функции f1(1,0 &)-И, f2(1,1&)-И, f3 (0,1&)-И, f4(1,1&)-И в виде аналитических выражений
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-69-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-70-s.jpg" BORDER="0"> - логические функции f4(1,1&)-И и f3(0,1&)-И;
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-71-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-72-s.jpg" BORDER="0"> - логические функции f2(1,1&)-И и f1(1,0&)-И,
а также логические f1(&)-НЕ, f2(& )-НЕ, f1(})-ИЛИ, f1(&)-И - fk-1(&)-И и f2(})-ИЛИ, при этом функциональные связи выполнены в соответствии с математическими моделями вида
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-73-s.jpg" BORDER="0">
4. Функциональная структура формирования в «k» «Зоне минимизации» результирующего аргумента+1mk сквозной активизации f1(00)min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[ mj]f(+/-) - «Дополнительный код» в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов±[mj ]fусл(+/-)min, отличающаяся тем, что в структуру введены логические функции f1(1,0 &)-И-НЕ, f2(1,1&)-И-НЕ, f3(0,1&)-И-НЕ и в виде аналитических выражений
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-74-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-75-s.jpg" BORDER="0"> - логические функции f4(1,1 &)-И-НЕ и f3(0,1&)-И-НЕ;
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-76-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-77-s.jpg" BORDER="0"> - логические функции f2(1,1 &)-И-НЕ и f1(1,0&)-И-НЕ,
и логические f1(&)-НЕ, f 2(&)-НЕ, f1(&)-И, а также логические функции f1(}1)-ИЛИ - f1(}k-1)-ИЛИ и логическая функция f5(&)-И-НЕ, при этом функциональные связи выполнены в соответствии с математическими моделями вида
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-78-s.jpg" BORDER="0">
5. Функциональная структура формирования в «k» «Зоне минимизации» результирующего аргумента+1mk сквозной активизации f1(00)min +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503052/8594.gif" BORDER="0" ALIGN="absmiddle"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[ mj]f(+/-) - «Дополнительный код» в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов±[mj ]fусл(+/-)min, отличающаяся тем, что в структуру введены логические функции f1(1,1 })-ИЛИ, f1(0,1})-ИЛИ, f 2(1,1})-ИЛИ и f1(1,0 })-ИЛИ в виде аналитических выражений
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-79-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-80-s.jpg" BORDER="0"> - логические функции f1(1,1 })-ИЛИ и f1(0,1})-ИЛИ;
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-81-s.jpg" BORDER="0"> и +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-82-s.jpg" BORDER="0"> - логические функции f2(1,1 })-ИЛИ и f1(1,0})-ИЛИ;
и логические f1(&)-НЕ, f2 (&)-НЕ, f1(&)-И, а также логические функции f1(}1)-ИЛИ - f1 (}k-1)-ИЛИ f1(&)-И-НЕ, при этом функциональные связи выполнены в соответствии с математическими моделями вида
+1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-83-s.jpg" BORDER="0">
Описание изобретения к патенту
Текст описания приведен в факсимильном виде. +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-2.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-4.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-6.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-8.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-10.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-12.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-14.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-16.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-18.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-20.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-22.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-24.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-26.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-28.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-30.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-32.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-34.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-36.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-38.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-40.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-42.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-44.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-46.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-48.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-50.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-52.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-54.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-56.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-58.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="/images/patents/500/2503124/2503124-60.jpg" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0"> +1mk для преобразования в соответствии с арифметическими аксиомами троичной системы счисления f(+1,0,-1) структуры аргументов аналоговых сигналов «-/+»[mj]f(+/-), "дополнительный код" в структуру условно минимизированных позиционно-знаковых аргументов аналоговых сигналов ±[mj]fусл(+/-)min и функциональная структура для его реализации (варианты русской логики), патент № 2503124" SRC="" height=100 BORDER="0">
Класс H03M7/04 в двоичной системе счисления