аналоговый логический элемент

Классы МПК:G06G7/25 для расчета прерывистых функций, например мертвого хода или мертвой зоны, ограничения абсолютных или пиковых значений величин
Автор(ы):, , ,
Патентообладатель(и):Общество с ограниченной ответственностью "ИВЛА-ОПТ" (RU)
Приоритеты:
подача заявки:
2013-02-01
публикация патента:

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является обеспечение воспроизведения любой из операций «запрет минимального и максимального значений информационного сигнала», «запрет срединных значений информационного сигнала». Устройство содержит n реляторов (11 ,аналоговый логический элемент, патент № 2514784 ,1n), каждый из которых содержит компаратор (2), подсоединенный выходом к управляющему входу двух ключей (31 32) в последнем реляторе и управляющему входу четырех ключей (31 32, 33 , 34) во всех реляторах, кроме последнего. 2 ил. аналоговый логический элемент, патент № 2514784

аналоговый логический элемент, патент № 2514784 аналоговый логический элемент, патент № 2514784

Формула изобретения

Аналоговый логический элемент, предназначенный для ранговой обработки аналоговых сигналов, содержащий n(nаналоговый логический элемент, патент № 2514784 2) реляторов, каждый из которых содержит компаратор, подсоединенный выходом к управляющему входу первого,аналоговый логический элемент, патент № 2514784 , четвертого ключей в j-м аналоговый логический элемент, патент № 2514784 реляторе и управляющему входу первого, второго ключей в n-ом реляторе, причем четные и нечетные ключи реляторов выполнены соответственно размыкающими и замыкающими, вход и выход каждого ключа образуют соответственно одноименные с его номером переключательные вход и выход его релятора, неинвертирующий и инвертирующий компараторные входы i-го аналоговый логический элемент, патент № 2514784 релятора соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные выходы предыдущего четырехключевого релятора соединены соответственно с первым и четвертым переключательными входами последующего четырехключевого релятора, а первый и второй переключательные выходы n-го релятора соединены с выходом аналогового логического элемента, отличающийся тем, что в первый релятор введены первый,аналоговый логический элемент, патент № 2514784 , четвертый ключи так, что он стал идентичен j-му релятору, первый и четвертый переключательные выходы j-го, первый и второй переключательные входы n-го реляторов соединены соответственно с вторым и третьим переключательными выходами j-го, первым и четвертым переключательными выходами (n-1)-го реляторов, а первый и четвертый переключательные входы второго релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами первого релятора, первый и четвертый переключательные входы которого соединены с первым настроечным входом аналогового логического элемента, подсоединенного вторым настроечным входом к объединенным второму и третьему переключательным входам первого,аналоговый логический элемент, патент № 2514784 , (n-1)-го реляторов.

Описание изобретения к патенту

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Известны аналоговые логические элементы (см., например, рис.936 на стр.120 в книге Волгин Л.И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. Таллинн: Валгус, 1989 г.), которые воспроизводят операцию «запрет минимального и максимального значений информационного сигнала», совершаемую над тремя входными аналоговыми сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых логических элементов, относятся ограниченные функциональные возможности, обусловленные прежде всего тем, что не допускается обработка n+1 (nаналоговый логический элемент, патент № 2514784 2) аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый логический элемент (фиг.1 в описании изобретения к патенту РФ 2130200, кл. G06G 7/25, 1999 г.), который содержит реляторы и воспроизводит операцию «запрет минимального и максимального значений информационного сигнала», совершаемую над n+1 (nаналоговый логический элемент, патент № 2514784 2) входными аналоговыми сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не воспроизводится операция «запрет срединных значений информационного сигнала».

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения воспроизведения любой из операций «запрет минимального и максимального значений информационного

сигнала», «запрет срединных значений информационного сигнала», совершаемых над n+1 (nаналоговый логический элемент, патент № 2514784 2) входными аналоговыми сигналами.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом логическом элементе, содержащем n (nаналоговый логический элемент, патент № 2514784 2) реляторов, каждый из которых содержит компаратор, подсоединенный выходом к управляющему входу первого,аналоговый логический элемент, патент № 2514784 ,четвертого ключей в j-м аналоговый логический элемент, патент № 2514784 реляторе и управляющему входу первого, второго ключей в n-м реляторе, четные и нечетные ключи реляторов выполнены соответственно размыкающими и замыкающими, вход и выход каждого ключа образуют соответственно одноименные с его номером переключательные вход и выход его релятора, неинвертирующий и инвертирующий компараторные входы i-го аналоговый логический элемент, патент № 2514784 релятора соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные выходы предыдущего четырехключевого релятора соединены соответственно с первым и четвертым переключательными входами последующего четырехключевого релятора, а первый и второй переключательные выходы n-го релятора соединены с выходом аналогового логического элемента, особенность заключается в том, что в первый релятор введены первый,аналоговый логический элемент, патент № 2514784 ,четвертый ключи так, что он стал идентичен j-му релятору, первый и четвертый переключательные выходы j-го, первый и второй переключательные входы n-го реляторов соединены соответственно с вторым и третьим переключательными выходами j-го, первым и четвертым переключательными выходами (n-1)-го реляторов, а первый и четвертый переключательные входы второго релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами первого релятора, первый и четвертый переключательные входы которого соединены с первым настроечным входом аналогового логического элемента, подсоединенного вторым настроечным входом к объединенным второму и третьему переключательным входам первого,аналоговый логический элемент, патент № 2514784 , (n-1)-го реляторов.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого аналогового логического элемента и схемы реляторов, использованных при построении указанного элемента.

Аналоговый логический элемент содержит реляторы 1 1,аналоговый логический элемент, патент № 2514784 ,1n (nаналоговый логический элемент, патент № 2514784 2). Каждый релятор содержит компаратор 2, подсоединенный выходом к управляющему входу первого,аналоговый логический элемент, патент № 2514784 ,четвертого ключей 31,аналоговый логический элемент, патент № 2514784 ,34 в реляторе 1kаналоговый логический элемент, патент № 2514784 и управляющему входу первого, второго ключей 31 32 в реляторе 1n, причем ключи 31 33 и 32, 34 выполнены соответственно замыкающими и размыкающими, а вход и выход каждого ключа являются соответственно одноименными индексу его цифрового обозначения переключательными входом и выходом его релятора. Неинвертирующий и инвертирующий компараторные входы релятора аналоговый логический элемент, патент № 2514784 соединены соответственно с входом i-го задающего и входом информационного сигналов, первый и четвертый переключательные входы последующего четырехключевого релятора соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами предыдущего четырехключевого релятора, первый и второй переключательные входы релятора 1n соединены соответственно с объединенными первым, вторым и объединенными третьим, четвертым переключательными выходами релятора 1 n-1, а объединенные первый, четвертый переключательные входы релятора 11, объединенные второй, третий переключательные входы релятора 1k и объединенные первый, второй переключательные выходы релятора 1n соединены соответственно с первым, вторым настроечными входами и выходом аналогового логического элемента.

Работа предлагаемого аналогового логического элемента осуществляется следующим образом. На вход информационного и вход i-го аналоговый логический элемент, патент № 2514784 задающего сигналов подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х и xi. На первый, второй настроечные входы предлагаемого элемента подаются соответственно сигналы y1, y2аналоговый логический элемент, патент № 2514784 {0,x}. Если сигнал на неинвертирующем компараторном входе релятора (фиг.2а) больше либо меньше сигнала на его инвертирующем компараторном входе, то ключи 31 33 соответственно замкнуты либо разомкнуты, а ключи 32, 34 соответственно разомкнуты либо замкнуты. Если сигнал на неинвертирующем компараторном входе релятора по фиг.2б больше либо меньше сигнала на его инвертирующем компараторном входе, то ключ 31 (32) соответственно замкнут (разомкнут) либо разомкнут (замкнут). Таким образом, сигнал на выходе предлагаемого логического элемента определяется выражением

аналоговый логический элемент, патент № 2514784

где надстрочный индекс rаналоговый логический элемент, патент № 2514784 {1,аналоговый логический элемент, патент № 2514784 ,n+1} есть ранг (порядковый номер) сигнала x=x(r) в последовательности x(1),аналоговый логический элемент, патент № 2514784 ,x(n+1), полученной ранжированием сигналов х,х 1,аналоговый логический элемент, патент № 2514784 ,xn в порядке их возрастания, то есть в указанной последовательности x(1)=min(x,x1,аналоговый логический элемент, патент № 2514784 ,xn), =x(n+1)=max(х,х1 ,аналоговый логический элемент, патент № 2514784 ,xn). Согласно (1) при y1=0, y 2=х либо при y1=x, y2=0 воспроизводится соответственно операция «запрет минимального и максимального значений информационного сигнала» либо операция «запрет срединных значений информационного сигнала».

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый логический элемент обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает воспроизведение любой из операций «запрет минимального и максимального значений информационного сигнала», «запрет срединных значений информационного сигнала», совершаемых над n+1 (nаналоговый логический элемент, патент № 2514784 2) входными аналоговыми сигналами.

Наверх