интегральная схема на комплементарных моп-транзисторах
Классы МПК: | H01L27/118 интегральные схемы на основе базового кристалла |
Автор(ы): | Хендрикус Йозефиус Мария Вендрик[NL], Андреас Антониус Йоханнес Мария Ван Ден Элсхоут[NL], Дирк Виллем Харбертс[NL] |
Патентообладатель(и): | Н.В.Филипс Глоэлампенфабрикен (NL) |
Приоритеты: |
подача заявки:
1990-10-22 публикация патента:
30.12.1994 |
Применение: относится к микроэлектронике. Сущность: содержит полупроводниковую подложку, в которой сформированы два ряда параллельно расположенных n - канальных МОП - транзисторов, а в кармане n - типа проводимости сформированы два ряда параллельно расположенных p - канальных МОП - транзисторов. Каждая пара рядов включает общие электроды затворов в виде токопроводящих дорожек, расположенных перпендикулярно направлению общих рядов. Дополнительно введены третий ряд n - канальных и p - канальных МОП-транзисторов, расположенных параллельно соответствующей паре рядов транзисторов с n и p - каналами, при этом затворы первого и второго рядов транзисторов каждой пары одновременно являются затворами дополнительно введенных рядов. Ширина каналов транзисторов дополнительно введенных рядов по крайней мере равна утроенной ширине каналов первого и второго рядов транзисторов каждой пары. 1 з.п. ф-лы, 6 ил.
Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6
Формула изобретения
1. ИНТЕГРАЛЬНАЯ СХЕМА НА КОМПЛЕМЕНТАРНЫХ МОП-ТРАНЗИСТОРАХ, содержащая полупроводниковую подложку, в которой сформированы два ряда параллельно расположенных n - канальных МОП - транзисторов, а в кармане N - типа проводимости сформированы два ряда параллельно расположенных p - канальных МОП - транзисторов, при этом каждая пара рядов с соответствующим типом проводимости канала включает общие электроды затворов в виде токопроводящих дорожек, расположенных перпендикулярно направлению общих рядов, отличающаяся тем, что в нее дополнительно введены третий ряд N - канальных МОП - транзисторов и третий ряд P - канальных МОП - транзисторов, расположенных параллельно соответствующей паре рядов транзисторов с N - и P - каналами, при этом затворы первого и второго рядов транзисторов каждой пары одновременно являются затворами дополнительно введенных рядов, а ширина каналов транзисторов дополнительно введенных рядов по крайней мере равна утроенной ширине каналов первого и второго рядов транзисторов каждой пары. 2. Схема по п.1, отличающаяся тем, что дополнительно введенные ряды МОП - транзисторов расположены между первым и вторым рядами транзисторов каждой пары с соответствующим типом проводимости канала.Описание изобретения к патенту
Изобретение относится к интегральной схеме на комплементарных МОП-транзисторах типа матрицы логических элементов, содержащей полупроводниковую подложку, обеспечивающей на одной поверхности: первый ряд и соседний параллельный второй ряд МОП-транзисторов с каналом n-типа, имеющих общие электроды затвора в виде токопроводящих дорожек, размещенных перпендикулярно направлению обоих рядов; первый ряд и соседний параллельный ряд МОП-транзисторов и каналов р-типа, имеющих общие электроды затвора в виде токопроводящих дорожек, простирающихся перпендикулярно направлению обоих рядов. Такое устройство известно [1]. Как известно, применение технологии матриц логических элементов позволяет значительно сократить сроки выпуска интегральных схем, начиная с момента проектирования до их изготовления. При этом предусматривается изготовление и последующее хранение кремниевых пластин, включающих в себя истоковые и стоковые зоны, и поликристаллический кремний, обычно используемый для электродов затворов МОП-транзисторов с каналами n - и р-типов, образующих регулярную структуру. Если требуется осуществить ввод заданной функции по желанию заказчика, то эта функция может быть полностью описана в рисунках расположения контактных окон и соединений разводки в одном или более слоях соединений. Для изготовителя это означает, что он должен с почти уже готовой полупроводниковой пластиной выполнить только последние операции производственного процесса (т. е. технологические операции обеспечения контактных окон и слоев соединений плюс технологические операции травления). При установлении размера полевых транзисторов или, более конкретно, ширины необходимо принять во внимание ряд более или менее противоречивых требований, которые не всегда полностью обеспечиваются. Под шириной понимается размер, обусловленный плоскостью, параллельной плоскости поверхности, перпендикулярной направлению протекания тока истока и стока. При разработке постоянного запоминающего устройства существенную роль играют транзисторы с очень небольшими размерами, преимущество которых состоит в очень высокой плотности компоновки. И наоборот, для выполнения заданных логических функций требуется обеспечить транзисторы со значительно большими размерами. Такие транзисторы могут быть обеспечены в виде транзисторов, размещенных последовательно в ряд и включенных параллельно. Однако было обнаружено, что на практике для реализации такого решения требуется обеспечить очень большое пространство, что, в свою очередь, часто приводит к резкому снижению гибкости при разработке схемы, исполняющей заданную функцию. В вышеупомянутом патенте [1], принятом за прототип, предлагается использование вместо одного ряда двух соседних рядов МОП-транзисторов с каналом n-типа, имеющих общие электроды затвора и двух рядов полевых транзисторов с каналом р-типа, имеющих общие электроды затвора. Если по желанию соседние области n-канала и р-канала соединены соответственно друг с другом, то можно обеспечить транзисторы, характеризующиеся вдвое большей шириной. Благодаря такой конфигурации обеспечивается значительное увеличение гибкости. Имеется возможность, в частности, исполнить транзисторы с каналом р-типа, ширина канала которых в два раза больше ширины транзисторов с каналом n-типа, особенно в случае компенсирования примерно в два раза меньшей мобильности дырок по сравнению с электронами. Однако в случае, если потребуются транзисторы, значения соотношения для ширины канала которых составляет больше 2-х единиц, необходимо при такой конфигурации обеспечивать параллельное включение в ряд транзисторов. Целью изобретения является обеспечение устройства типа матрицы логических элементов, характеризующегося конфигурацией, при которой достигается высокая плотность размещения и более высокая гибкость, особенно по отношению к ширине канала транзисторов, существенно без увеличения площади. Изобретение основано на знании того факта, что данная цель может быть достигнута посредством использования рядов транзисторов, имеющих различную ширину каналов. Интегральная схема матрицы логических элементов характеризуется тем, что, кроме первого и второго рядов транзисторов с каналом n-типа и кроме первого и второго рядов транзисторов с каналом р-типа, соответственно в схеме предусмотрен (по крайней мере) один дополнительный ряд (спроектированный как третий ряд) транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно, который располагается параллельно первому и второму рядам. При этом электроды затворов транзисторов с каналом n-типа первого и второго рядов одновременно являются электродами затворов транзисторов и каналом n-типа третьего ряда, а электроды затворов транзисторов с каналом р-типа первого и второго рядов одновременно являются электродами затворов транзисторов с каналом р-типа третьего ряда, тогда как транзисторы третьего ряда транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно характеризуются шириной, которая по крайней мере равна устроенной ширине транзисторов первого и второго рядов транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно. Например, в случае, если ширина транзисторов равняется утроенной ширине транзисторов первого и второго рядов, то эффективное значение ширины канала транзистора может изменяться в 5 раз. Это можно проверить простым способом посредством включения параллельно транзисторов, расположенных в трех рядах, без обязательного использования соседних транзисторов, размещенных в этом же ряду. Такое повышение гибкости может быть достигнуто без увеличения рабочих площадей поверхности. При параллельном включении в первом и втором рядах транзисторов с узким каналом значение соотношения ширина каналов, равное 1:2, может быть получено по методике описанной в вышеупомянутом [1]. Параллельный вариант реализации интегральной схемы в соответствии с изобретением характеризуется тем, что ширина полевых транзисторов третьего ряда транзисторов с каналом n-типа и третьего ряда транзисторов с каналом р-типа соответственно равняется примерно четырехкратной ширине канала полевых транзисторов первого и второго рядов транзисторов с каналом n-типа и первого и второго рядов транзисторов с каналом р-типа соответственно. На фиг. 1 показана матрица логических элементов до осуществления разводки по обеспечению соответствующей функции, вид сверху; на фиг.2-4 - то же, поперечный разрез, выполненный по линиям II-II, III-III и IV-IV соответственно, представленным на фиг.1; на фиг.5 - принципиальная электрическая схема логического элемента "ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ"; на фиг.6 - схематичный вариант осуществления логического элемента, представленного в матрице логических элементов, показанной на фиг.1. На горизонтальной проекции схемы, представленной на фиг.1, и на поперечных разрезах, отображенных на фиг.2-4, часть схемы матрицы логических элементов показана на стадии изготовления, когда транзисторы исполняются на полупроводниковой подложке и устройство готово к выполнению специфической функции, определяемой посредством дальнейшей разводки. Устройство содержит монокристаллическую полупроводниковую подложку 1, которая может быть изготовлена из любого приемлемого полупроводникового материала, в данном случае из кремния, например, с удельной проводимостью р-типа. На поверхности 2 подложки 1 обеспечиваются система 3 транзисторов с каналом n-типа и система 4 транзисторов с каналом р-типа. Система 3 включает в себя первый ряд 5 и параллельный второй ряд 6 полевых транзисторов с каналом n-типа, имеющих общие электроды затвора 7, которые располагаются под прямыми углами к направлению обоих рядов 5 и 6. Аналогично система 4 содержит первый ряд 8 и второй ряд 9 полевых транзисторов с каналом р-типа, имеющих общие электроды затвора 10. Транзисторы с каналом n-типа рядов 5 и 6 характеризуются одинаковой или по крайней мере почти одинаковой шириной канала Wn. Транзисторы с каналом р-типа рядов 8 и 9 также имеют одинаковую или по крайней мере почти одинаковую ширину канала Wр. В соответствии с изобретением каждая из систем 3 и 4 содержит, кроме упомянутых рядов, дополнительный третий ряд 11 и 12 транзисторов с каналом n-типа и транзисторов с каналом р-типа соответственно, ширина которых по крайней мере равна трехкратной ширине Wn и Wр соответственно. Электроды затворов 11 и 12 одновременно являются электродами затворов транзисторов с каналом n-типа 11 и транзисторов с каналом р-типа 12 соответственно. Как видно из поперечного разреза, представленного на фиг.2, n-канальные транзисторы ряда содержат последовательность соседних зон удельной проводимости n-типа 13. Части подложки удельной проводимости р-типа между зонами 13 образуют канальные области, которые отделены с помощью тонкого слоя 14 оксида, являющегося изолирующим слоем затвора, от электродов затвора 7. При данной конфигурации транзистор может быть образован таким образом, что электрод затвора 7 и зоны с удельной проводимостью n-типа 13 с левой и правой сторон этих электродов соответствующим образом подсоединяются друг к другу. Этот транзистор может быть изолирован как в случае необходимости, так и по желанию, причем таким образом, что на соседние электроды затворов подается очень низкий потенциал (изоляция затвора). Ряды транзисторов с каналом р-типа содержат зону 15 с удельной проводимостью n-типа, которая образуется в подложке 1 с удельной проводимостью р-типа и обычно проектируется в виде "кармана" или "потенциальной ямы" (фиг. 3). В зоне 15 обеспечивается последовательность поверхностных зон с удельной проводимостью р-типа, с помощью которых можно образовать транзисторы по той же технологии, что и в случае зон 13, вместе с промежуточными частями зоны с удельной проводимостью n-типа 15, образующей каналы с затворами 10. Изоляция между каналами транзисторов может быть обеспечена таким образом, что на соседние электроды 10 подается высокое положительное напряжение. На фиг.4 схематично отображена ширина каналов для транзисторов с каналом n-типа и транзисторов с каналом р-типа, где показанный поперечный разрез схемы произведен по линии вдоль электрода затвора 7 и электрода затвора 10. В левой части фиг.4 показан поперечный разрез системы транзисторов с каналом n-типа. В центре чертежа размещен ряд 11, содержащий полевые транзисторы, имеющие сравнительно большую ширину канала. С каждой стороны ряда 11 расположены ряды 5 и 6, содержащие транзисторы, имеющие сравнительно небольшую ширину канала. Таким же образом в правой части фиг.4 показана ширина транзисторов с каналом р-типа ряда 12, размещенного в центре, и всех транзисторов с каналом р-типа рядов 8 и 9. Как следует из фиг.4, области, в которых расположены ряды 5, 6, 8, 9, 11 и 12, по окончании технологического процесса ограничиваются сравнительно толстым защитным слоем оксида 16, который частично погружается в подложку 1 и имеет значительно большую толщину, чем изолирующий слой затвора 14. На защитном слое оксида 16 (фиг.1) размещаются контактные поверхности 17 электродов затвора 7 и 10, от которых идут соединения к другим токопроводящим дорожкам, возможно обеспечиваемым на последующих стадиях технологического процесса. Для рядов транзисторов системы 4 транзисторов с каналами р-типа обеспечивается общий пакет с удельной электрической проводимостью n-типа. В случае необходимости также могут быть обеспечены три ряда 8, 9 и 12, каждый предусмотренный в отдельном пакете 15. Ширина рядов 11 и 12 по меньшей мере в три раза превышает ширину рядов 5, 6 и 8, 9 соответственно. В результате этого имеется возможность широкого выбора эффективных значений ширины. В конкретном варианте реализации изобретения ширина рядов 5, 6, 8 и 9 составляла 2 мкм, тогда как ширина ряда 11 была равной 9 мкм, а ширина ряда 12 равнялась 12 мкм. При этом имеется возможность получить даже большее значение соотношения ширины каналов. На фиг.5 показана электрическая принципиальная схема, которая в данном примере имеет два входа. Входные сигналы обозначены как сигналы а и b, тогда как инверсные сигналы обозначены через







