пропорционально-интегральный регулятор с ограничениями выходных сигналов

Классы МПК:G05B11/36 с возможностью получения отдельных характеристик, например пропорциональной (линейной), интегральной, дифференциальной 
Автор(ы):, ,
Патентообладатель(и):Тульский государственный университет
Приоритеты:
подача заявки:
1998-02-10
публикация патента:

Изобретение относится к автоматическому регулированию, а именно к пропорционально-интегральным устройствам управления с ограничениями выходных сигналов и защитой их от насыщения, и может быть использовано при автоматизации различных технологических процессов. Технический результат изобретения заключается в улучшении динамики и повышении точности регулирования. Регулятор с ограничениями выходных сигналов содержит параллельно соединенные усилитель и интегратор, выходы которых подключены к входам сумматора, выход которого соединен с нелинейным ограничителем и входом первого нелинейного элемента, два задатчика внутренних уровней ограничения, два переключающих реле, два элемента ИЛИ и второй нелинейный элемент, вход которого соединен с выходом интегратора, управляющий вход которого подключен к выходам первого и второго переключающих реле, нормально разомкнутые входы которых соединены соответственно с выходами первого и второго задатчиков внутренних уровней ограничения, управляющие входы реле - соответственно с выходами первого и второго элементов ИЛИ, одни входы которых соединены соответственно первым и вторым выходами первого нелинейного элемента, другие входы - соответственно с первым и вторым выходами второго нелинейного элемента. 2 ил.
Рисунок 1, Рисунок 2

Формула изобретения

Пропорционально-интегральный регулятор с ограничениями выходных сигналов, содержащий параллельно соединенные усилитель и интегратор, выходы которых подключены к выходам сумматора, выход которого соединен с нелинейным ограничителем и входом первого нелинейного элемента, отличающийся тем, что в нем дополнительно установлены два задатчика внутренних уровней ограничения, два переключающих реле, два элемента ИЛИ и второй нелинейный элемент, вход которого соединен с выходом интегратора, управляющий вход которого подключен к выходам первого и второго переключающих реле, нормально разомкнутые входы которых соединены соответственно с выходами первого и второго задатчиков внутренних уровней ограничения, управляющие входы реле - соответственно с выходами первого и второго элемента ИЛИ, одни входы которых соединены соответственно с первым и вторым выходами первого нелинейного элемента, другие входы - соответственно с первым и вторым выходами второго нелинейного элемента.

Описание изобретения к патенту

Изобретение относится к автоматическому регулированию, а именно к пропорционально-интегральным (ПИ) устройствам управления с ограничениями выходных сигналов и защитой их от насыщения, и может быть использовано при автоматизации различных технологических процессов.

Известны регуляторы с ограничениями в интегрирующей компоненте, выполненные по схеме параллельного включения пропорциональной и интегрирующей компонент и содержащие параллельно соединенные усилитель и интегратор, выходы которых подключены к входам сумматора, выход которого соединен с входами нелинейного звена (с входами нуль-органов) [см., например, кн.: Ялышев А. У. и Разоренов О.И. Многофункциональные аналоговые регулирующие устройства автоматики. -М.: Машиностроение, 1981, с. 138, рис. 70].

Наиболее близким по технической сущности к предлагаемому является регулятор, содержащий параллельно соединенные усилитель (пропорциональное звено) и интегратор, выходы которых подключены к входам сумматора, выход которого соединен с нелинейным ограничителем и входом нелинейного элемента (индикатора зоны) [см.кн.: Алгоритмы и техническая реализация систем прямого цифрового управления. -М.: ЦНИИТЭИприборостроения, 1978, с. 45, рис. 14].

Однако в известных регуляторах при выходе сигнала регулятора за установленные пределы либо просто прекращается процесс интегрирования, либо накопительный элемент (конденсатор) интегрирующего звена подключается к источнику максимального сигнала (к источнику питания) соответствующей полярности. В связи с этим регуляторы не обеспечивают достаточной точности из-за дифференциала срабатывания элементов сравнения (нуль-органов) в нелинейном элементе (индикаторе зоны) при возвращении выходного сигнала регулятора в заданные пределы, либо не исключается возможность недопустимо большого сброса интегрального звена (ограниченного только максимальными уровнями источника питания), например, при наличии помех. Кроме того, регуляторы не позволяют настроить необходимое значение упреждающего воздействия системы управления при отходе исполнительного механизма от его крайних положений.

Для повышения точности и надежности регуляторов и улучшения динамических и статических характеристик автоматических систем регулирования (АСР) с ограниченными управляющими воздействиями на технологический процесс требуется устранить слишком большие значения сброса выходного сигнала интегратора в процессе ограничения (удержания) выходного сигнала всего регулятора на границах заданного диапазона изменения. Кроме того, система управления должна обеспечить установку требуемого значения упреждающего воздействия при отходе исполнительного механизма от его крайних положений.

В предлагаемом ПИ-регуляторе, содержащем параллельно соединенные усилитель и интегратор, выходы которых подключены к входам сумматора, выход которого соединен с нелинейным ограничителем и входом первого нелинейного элемента, дополнительно установлены два задатчика внутренних уровней ограничения, два переключающих реле, два элемента ИЛИ и второй нелинейный элемент, вход которого соединен с выходом интегратора, управляющий вход которого подключен к выходам первого и второго переключающих реле, нормально разомкнутые входы которых соединены соответственно с выходами первого и второго задатчиков внутренних уровней ограничения, управляющие входы реле - соответственно с выходами первого и второго элементов ИЛИ, одни входы которых соединены соответственно с первым и вторым выходами первого нелинейного элемента, другие входы - соответственно с первым и вторым выходами второго нелинейного элемента.

На фиг. 1 представлена блок-схема регулятора; на фиг. 2 - его временные диаграммы работы при длительном действии на входе положительного тестирующего сигнала (ошибки регулирования пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655), вызывающего срабатывание схем защиты от насыщения выходных сигналов вблизи верхних пределов ограничения: PB -пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552, PB, PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551. При длительном воздействии подобного отрицательного тестирующего сигнала, когда выходные сигналы регулятора достигают нижних пределов изменения (PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552, PH, PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551), временные диаграммы выглядят аналогично и будут симметричными относительно оси времени t.

ПИ-регулятор содержит усилитель 1 (пропорциональная часть регулятора), интегратор 2 (интегральная часть регулятора), сумматор 3, нелинейный ограничитель 4, первый и второй нелинейные элементы 5, 6, первый и второй задатчики 7, 8 внутренних уровней ограничения (сверху PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 и снизу PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552), первое и второе переключающие реле 9, 10 и первый и второй элементы ИЛИ 11, 12.

Интегральная часть 2 регулятора может быть построена на базе последовательно соединенных сумматора пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 и RC-цепи, охваченных положительной обратной связью ПОС, в результате чего, как известно, и получается интегратор с постоянной времени интегрирования Tи=RC. Емкость C интегратора через малое сопротивление r (r << R) соединена с управляющим входом Py интегратора.

Вход пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 регулятора (ошибка регулирования) соединен с входом усилителя 1 и основным входом интегратора 2. Выходы блоков 1, 2 подключены к входам сумматора 3, выход U которого соединен с входом нелинейного ограничителя 4 и входом первого нелинейного элемента 5, первый выход P1 которого соединен с первым входом первого элемента ИЛИ 11, второй вход которого подключен к первому выходу P3 второго нелинейного элемента 6, вход которого соединен с выходом пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора 2. Вторые выходы P2 и P4 нелинейных элементов 5, 6 подключены к входам второго элемента ИЛИ 12, выход которого соединен с управляющим входом второго переключающего реле 10, нормально разомкнутый вход которого соединен с выходом второго задатчика 8 нижнего внутреннего уровня PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 ограничения выходного сигнала пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора 2. Выход первого элемента ИЛИ 11 соединен с управляющим входом первого переключающего реле 9, нормально разомкнутый вход которого соединен с выходом первого задатчика 7 верхнего внутреннего уровня PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 ограничения выходного сигнала пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора 2. Выходы первого и второго переключающих реле 9, 10 соединены между собой и с управляющим входом Py интегратора 2. Выход нелинейного ограничителя 4 подключен к выходному каналу регулятора Y.

Настройка верхнего Pв и нижнего Pн пределов изменения выходного сигнала пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора 2 и выходного сигнала Y регулятора производится через задающие входы нелинейного ограничителя 4 и нелинейного элемента 6 от первого и второго задающих каналов Pв, Pн. Настройка верхнего и нижнего пределов изменения выходного сигнала U сумматора 3 производится через задающие входы нелинейного элемента 5 от третьего и четвертого задающих каналов PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 и PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551. Пределы изменения выходного сигнала U сумматора 3 расширены по сравнению с пределами изменения выходных сигналов пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора и Y регулятора, то есть пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 > 0. Значения внутренних уровней PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 и PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 ограничения выходного сигнала пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора выбираются внутри диапазона (Pн, Pв) измерения выходного сигнала Y регулятора, то есть пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 > 0, и устанавливаются задатчиками 7,8.

Регулятор работает следующим образом.

Входным сигналом регулятора является сигнал рассогласования пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 между заданным и текущим значениями регулируемого параметра. Входной сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 поступает одновременно на входы усилителя 1 (пропорциональное звено) и интегратора 2, выходные сигналы которых подаются на входы сумматора 3 и образуют выходной сигнал U, который в линейном режиме является алгебраической суммой пропорциональной и интегральной составляющих закона регулирования. При этом выходной сигнал U сумматора 3 находится в заданных пределов (PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551), расширенных по сравнению с заданными пределами (Pн, Pв) изменения выходных сигналов пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора и Y регулятора, которые также находятся внутри своих заданных пределах (Pн, Pв). Логические сигналы на выходах (P1, P2) первого нелинейного элемента 5 и на выходах (P3, P4 второго нелинейного элемента 6 равны нулю. Следовательно, равны нулю сигналы на выходах обоих элементов ИЛИ 11 и 12, а, значит, разомкнуты контакты переключающих реле 9, 10, и отсутствует сигнал на управляющем входе Py интегратора 2, который в этом случае реализует обычную стандартную операцию интегрирования входного сигнала пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 регулятора с заданным значением постоянной времени Tu=RC. Выходной сигнал Y регулятора повторяет выходной сигнал U сумматора 3, если U находится в заданных пределах (Pн, P)в, и

пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655

если сигнал U вышел за заданные пределы (Pн, Pв), но не вышел за свои расширенные пределы (PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551). Уровни ограничения выходных сигналов регулятора Y и интегратора пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 определяются уровнями сигналов, поступающих из задающих каналов Pв и Pн. Расширенные уровни ограничения выходного сигнала U сумматора 3 определяются уровнями сигналов, поступающих из задающих каналов PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 и PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 , где пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 > 0. Регулятор реализует линейный ПИ-закон управления - см. фиг. 2, три отрезка времени: t пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 t1, (t8-t9) и t пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 t11.

Когда выходной сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора 2, изменяясь, становится больше верхнего предела Pв, на выходе P3 второго нелинейного элемента 6 появляется логический сигнал "единица" (то есть P3 = "1"), которая через первый элемент ИЛИ 11 поступает на управляющий вход первого переключающего реле 9, контакт которого замыкается, и управляющий вход Pу интегратора соединяется с выходом задатчика 7 верхнего внутреннего уровня PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552, величина которого меньше верхнего предела Pв из-за того, что пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 > 0. Так как постоянная времени rC - цепи по управляющему входу Pу интегратора (пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 = rC) много меньше постоянной времени Tu по основному входу пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 << Tu вследствие r << R, - то выходной сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора быстро уменьшается под действием выходного сигнала PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 задатчика 7 с постоянной времени пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 до верхнего граничного уровня Pв, то есть сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 возвращается в заданные пределы (Pн, Pв). Такая ситуация возникает в предлагаемом ПИ-регуляторе при небольших, но длительно действующих ошибках регулирования пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655: при kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, где k - коэффициент передачи усилителя 1 (пропорциональной части регулятора) - см. фиг. 2, отрезки времени (t1-t4) и (t9-t10).

Аналогично при выходе сигнала пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 за нижний предел Pн на выходе P4 второго нелинейного элемента 6 появляется логическая "единица", которая через второй элемент ИЛИ 12 поступает на управляющий вход второго переключающего реле 10, контакт которого замыкается, и управляющий вход Pу интегратора соединяется с выходом задатчика 8 нижнего внутреннего уровня пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 величина которого больше нижнего предела Pн из-за того, что пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 > 0, Под действием выходного сигнала Pн +пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 задатчика 8 выходной сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора быстро увеличивается с постоянной времени пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 = rC(пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 << Tu) до нижнего граничного уровня Pн, то есть сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 возвращается в заданные пределы (Pн, Pв). Такая ситуация возникает при небольших (по модулю), но также длительно действующих ошибках регулирования пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655:

при |kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655| пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, но kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 < 0.

Когда же выходной сигнал U сумматора 3, изменяясь, становится больше верхнего расширенного предела PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, на выходе P1 первого нелинейного элемента 5 появляется логический сигнал "единица", которая через первый элемент ИЛИ 11 поступает на управляющий вход переключающего реле 9, контакт которого замыкается, и управляющий вход Pу интегратора соединяется с задатчиком 7. Под действием сигнала PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 задатчика 7 выходной сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора уменьшается с постоянной времени пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 << Tu, что приводит к уменьшению выходного сигнала U сумматора 3 до верхнего граничного уровня PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, то есть к возвращению его в заданные расширенные пределы (PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551). На фиг. 2 этому процессу соответствует отрезок времени (t4 - t6), где при значительных ошибках регулирования (kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 > пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551) для удержания выходного сигнала U сумматора 3 на верхнем расширенном граничном уровне PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 выходной сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора уменьшается на величину пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 = kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551. При этом выход пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора может уменьшаться только до уровня PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552, определяемого задатчиком 7. Ниже этого уровня сигнал пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 опуститься не может. На фиг. 2 этому процессу соответствует отрезок времени (t6 - t8), в течение которого при больших ошибках регулирования (kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 > пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552) выход пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора ограничивается на уровне PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552, а выходной сигнал сумматора незначительно превышает заданные расширенные пределы: U > PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551.

Аналогично при выходе сигнала U сумматора 3 за нижний расширенный предел PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, на выходе P2 первого нелинейного элемента 5 появляется логическая "единица", которая через второй элемент ИЛИ 12 замыкает контакт реле 10, и управляющий вход интегратора подключается к задатчику 8. Под действием выходного сигнала PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 задатчика 8 выход пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора увеличивается с постоянной времени пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655, что приводит к возвращению выходного сигнала U сумматора 3 в заданные расширенные пределы (PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551). Это происходит при значительных ошибках рассогласования |kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655| > пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551, но kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 < 0, но не превышающих уровня пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552, то есть при пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 < |kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655| пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552. При больших ошибках регулирования (|kпропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655| > пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552) выход пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 2120655 интегратора будет ограничен на уровне PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 и далее не будет увеличиваться, а выходной сигнал U сумматора 3 будет несколько превышать заданные расширенные пределы: U < PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551.

Исследования предлагаемого ПИ-регулятора совместно с моделью объекта управления показывают, что расширение заданных пределов изменения (PH - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551,PB + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551) выходного сигнала U сумматора по сравнению с заданными пределами изменения (Pн, Pв) выходного сигнала Y регулятора позволяет устранить излишнее упреждающее воздействие в системе управления при отходе исполнительного механизма от его крайних положений, соответствующих сигналам Pн и Pв на выходе Y регулятора, и повысить качество регулирования. Кроме того, изменения выходного сигнала U сумматора 3 в процессе его ограничения на границах расширенного диапазона не проходят на выход регулятора через нелинейный ограничитель 4 и не могут воздействовать на регулируемый параметр. Расширение заданных пределов изменения выходных сигналов обеспечивает также надежное срабатывание исполнительных механизмов в их крайних положениях при изменениях параметров их статических характеристик (с течением времени, вследствие колебаний температуры, качества регулируемой среды и т.п.).

Установка дополнительных уровней PB - пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 и PH + пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552 ограничения выходного сигнала интегратора внутри заданного диапазона (Pн, Pв) позволяет устранить недопустимо большое значение сброса выходного сигнала интегратора в процессе ограничения выходного сигнала сумматора на границах заданного расширенного диапазона, в том числе при наличии, например, импульсных помех на входе регулятора. Исследования на модели позволяют подобрать оптимальные значения параметров ограничения: пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206551 и пропорционально-интегральный регулятор с ограничениями   выходных сигналов, патент № 21206552. Поэтому предлагаемый ПИ-регулятор обеспечивает улучшение динамических и статических характеристик систем регулирования технологических параметров.

По сравнению с известными предлагаемый регулятор наряду с согласованными ограничениями выходных сигналов вблизи границ заданного диапазона изменения выходного сигнала регулятора обеспечивает дополнительную защиту их от насыщения, что улучшает динамику процессов регулирования вследствие реализации регулятора с "антинасыщением". Выходной сигнал интегратора не просто ограничивается или не просто поступает на нелинейный ограничитель, а удерживается в скользящем режиме или в режиме переключений на границах заданного диапазона, либо в накопительную емкость интегратора поступают ограниченные по модулю сигналы от дополнительных задатчиков. Все это способствует повышению точности регулятора.

Предлагаемый ПИ-регулятор с ограничениями выходных сигналов и защитой их от насыщения можно выполнить на элементах цифровой и микропроцессорной техники, и даже на элементах модулях промышленной пневмоавтоматики его реализация не вызывает затруднений.

Класс G05B11/36 с возможностью получения отдельных характеристик, например пропорциональной (линейной), интегральной, дифференциальной 

способ и устройство управления положением ротора в магнитных подшипниках -  патент 2518053 (10.06.2014)
способ регулирования электроприводов постоянного тока -  патент 2517324 (27.05.2014)
следящий электропривод -  патент 2489798 (10.08.2013)
программно-управляемый позиционный электропривод с улучшенными характеристиками на базе инерционного преобразователя при упругом валопроводе -  патент 2464696 (20.10.2012)
система управления электромагнитным подвесом ротора -  патент 2460909 (10.09.2012)
программно-управляемый позиционный электропривод с улучшенными характеристиками на базе инерционного преобразователя при идеальном валопроводе -  патент 2455749 (10.07.2012)
регулятор -  патент 2427868 (27.08.2011)
программно-управляемый позиционный электропривод с упругим валопроводом -  патент 2417511 (27.04.2011)
программно-управляемый электропривод с идеальным валопроводом -  патент 2412525 (20.02.2011)
цифровой электропривод -  патент 2404449 (20.11.2010)
Наверх